自己阅读XILINX FFT IP核整理的中文文档 快速傅里叶变换v9.0 IP核指南 ——Vivado设计套件 介绍:Xilinx FFT IP核是一种计算DFT的有效方式。 特点:•前向变换(FFT)和反向变换(IFFT)在复数空间,并且可以在运行的同时进行选择配置 •变换点数范围:N=2^m,m=3~16 •数据精度范围:b_x=8~34 •相位精度范围:b_w=8~34 •算术处理方式:不放缩(全精度)定点 放缩定点 块浮点 •输入
2021-04-30 09:04:43 53KB FFT IP核
1
Altera系列FPGA芯片IP核详解,altera IP核是面向Alterak可编程门阵列芯片的优化的,实现电子设计中常用功能的封装模块,关于altrea常用IP介绍都在这里面了。
2021-03-01 15:33:03 209.79MB Altera系列FPGA芯片
1
Verilog HDL应用程序设计实例精讲和Xilinx系列FPGA芯片IP核详解,两本电子版图书,详细讲解了 Verilog和各种xilinx IP的设计方法
2021-02-28 12:57:57 165.93MB FPGA Verilog IP核
1
Altera系列FPGA芯片IP核 详解pdf版本,有需要的拿去。
2020-01-24 03:10:38 188.5MB IP核 altera fpga FPGA
1
《Xilinx系列FPGA芯片IP核详解》完整版。550页PDF格式。刘东华。FPGA的IP 核详解书籍。。FIFO使用,
2019-12-21 20:44:58 139.18MB FPGA XILINX IP
1
非常详细的FPGA内核资料,便于学习理解altera公司的FPGA
2019-12-21 20:39:06 209.87MB FPGA芯片IP核
1
自己阅读XILINX FFT IP核整理的中文文档 快速傅里叶变换v9.0 IP核指南 ——Vivado设计套件 介绍:Xilinx FFT IP核是一种计算DFT的有效方式。 特点:•前向变换(FFT)和反向变换(IFFT)在复数空间,并且可以在运行的同时进行选择配置 •变换点数范围:N=2^m,m=3~16 •数据精度范围:b_x=8~34 •相位精度范围:b_w=8~34 •算术处理方式:不放缩(全精度)定点 放缩定点 块浮点 •输入数据定点数类型和浮点数类型 •舍入或者截尾 •数据和相位存储:块RAM和分布式RAM •运行时可配置变换点数 •放缩定点时放缩方案在运行时可实时配置 •输出数据顺序:自然顺序和比特或字节反转顺序 •数字通信系统应用中插入CP选项 •四种传输方式:流水线 基四突发型 基二突发型 简化基二突发型 •输入输出都由AXI4-Stream协议控制 •丰富的状态接口(eventsignals) •可选择实时和非实时模式 •优化选项:复数乘法器模式 蝶形运算结构 •多通道同时进行变换运算:通道数范围1~12
2019-12-21 20:27:39 57KB FFT IP核
1
altera系列FPGA芯片IP核详解,自己花钱买的电子档,分享给大家!
2019-12-21 20:16:12 208.94MB altera IP 刘东华
1