基于FPGA的Verilog HDL语言的DDS 信号发生器,给出的代码是常规结构的12位数据。 注意注意注意!!!代码中的fword和fword_r是32位的,需要修改!!!
2022-01-19 14:53:35 1KB DDS 信号发生器 FPGA Verilog
1
器件使用stm32f103C6+dac0832+lcd1602,能产生方波、正弦波、三角波、锯齿波四种波形,通过按键改变波形及频率,含讲解视频,亲测好用。
2022-01-17 15:05:34 99.54MB stm32
单片机与AD9851的接口既可采用并行方式,也可采用串行方式,但为了充分发挥芯片的高速性能,应在单片机资源允许的情况下尽可能选择并行方式,本文重点介绍其并行方式的接口。P3.1 I/O方式并行接口I/ O方式的并行接口电路比较简单,但占用单片机资源相对较多,图3-11是I/O方式并行接口的电路图,AD9851的数据线D0~D7与P1口相连, FQ_UD和W_CLK分别与P2.3(10引脚)和P2.4(11引脚)相连,所有的时序关系均可通过软件控制实现。
2022-01-05 17:29:05 638KB DDS
1
基于DAC0832的简单DDS信号发生器报告+原理图+PCB图+程序代码+proteus的isis的仿真等文件
2021-12-25 20:10:48 172KB 信号发生器 DAC0832 原理图 PCB图
1
用VHDL语言实现的,基于DDS的数字移相信号发生器。可实现正弦波,方波,三角波的发生。内含EDA6000实验时的MOD文件。
2021-12-13 17:18:02 1.63MB DDS 信号发生器 正弦波 方波
1
基于FPGA的DDS信号发生器设计
2021-12-12 15:57:57 1.93MB 基于 fpga DDS 信号发生器设计
1
用vhdl编写的dds信号发生器,对大家很有帮助
2021-12-05 15:12:57 876KB dds
1
本文介绍了一种基于FPGA的DDS基本信号发生器的设计方法, 应用VHDL语言编程及QuartusII软件进行编译和波形仿真,用VHDL语言对DDS进行供能描述,方便在不同的实现方式下移植和修改参数,QuartusII软件提供了方便的编译和综合平台,大大缩短了DDS的设计和开发周期。DDS模型由相位累加器、波形存储器ROM查找表(LUT)、D/A 转换器(DAC)以及低通滤波器(LPF)构成。本设计基于DDS 原理和FPGA 技术按照顺序存储方式,把正弦波、三角波、方波、锯齿波四种波形的取样数据依次全部存储在ROM 波形表里,通过外接设备拨扭开关选择波形输出,控制波形的频率,最终将波形信息显示在LCD 液晶显示屏上。与传统的信号发生器相比,DDS信号发生器频率分辨率高、频率切换速度快、切换相位连续、可编程、全数字化易于集成等优点,因而在雷达及通信等领域具有广泛的应用前景。
2021-11-26 15:30:14 943KB FPGA
1
【主要内容】FPGA的DDS信号发生器 : DDS_Verilog+源码工程+仿真工程+视频教程+原理图PCB图【适合人群】软件开发【质量保障】任何问题私信我
2021-11-11 21:02:24 595.45MB verilog DDS信号发生器 DDS_Verilog 源码工程
本文主要介绍的是微型的DDS信号发生器的原理和设计,整个系统是以AT89S51为控制,外部ROM为存储,AD9850芯片和温度补偿晶体振荡器构成的微型DDS信号发生器,采用DM-162点阵液晶显示模块作为显示器。
2021-11-05 13:48:32 416KB 51单片机 AD9850
1