基于FPGA的DDS移相变频正弦信号发生器设计.pdf
2023-09-13 08:54:07 533KB FPGA 硬件技术 硬件开发 参考文献
AD9954数据手册中文版
2023-07-10 20:30:51 3.05MB AD9954 DDS
1
函数信号发生器是各种测试和实验过程中不可缺少的工具,在通信、测量、雷达、控制、教学等领域应用十分广泛。随着我国经济和科技的发展,对相应的测试仪器和测试手段也提出了更高的要求,信号发生器己成为测试仪器中至关重要的一类。
2023-05-11 19:47:21 2.29MB DDS
1
基于FPGA的DDS信号发生器的设计,代宏伟,李浩,信号发生器在科研以及生产实践领域有着广泛的应用。传统的信号发生器通常是通过模拟电路的振荡、变换得到各种信号。由于模拟器件
2023-04-16 12:25:37 199KB FPGA
1
直接数字频率合成信号发生器(DDS)设计
2023-04-12 18:11:33 204KB AD9851; FPGA
1
自己手敲的8并行DDS设计实现。
2023-04-12 18:07:10 4KB fpga 数字信号处理 verilog
1
基于STM32F1的 AD9850(DDS)驱动程序,使用串行接口方式,可调幅,扫频
2023-04-06 14:49:38 2KB 串行 STM32 DDS AD9850
1
Fast-DDS.zip
2023-03-31 17:50:52 9.87MB
1
Fast DDS的install包,包括Fast DDS相关的头文件、动态库等,可以直接提供第三方程序使用。
2023-03-31 11:01:47 17.61MB FastDDS 动态库
1
基于FPGA的信号发生器原理框图如图3-15a所示。硬件电路包括FPGA、按键、7 段 LED 数码管、高速D/A转换器。利用EDA工具软件QuartusII13.0 完成FPGA 内部数字系统设计,使信号发生器达到要求的功能和指标。 图 3-15a 信号发生器原理框图 依次完成以下实验内容 (1)设计固定频率锯齿波发生器,产生固定频率(f=5MHz/256≈19.5kHz)的锯齿波, 原理框图如图3-15b 所示。CLK0 为频率固定的外部时钟,用示波器观测D/A 转换器输出 的波形。 图3-15b 锯齿波发生器原理框图 (2)设计固定频率正弦波发生器,产生固定频率(f=5MHz/256≈19.5kHz)的正弦信号,正弦信号的每个周期由256 个采样点组成。正弦信号发生器的原理框图如图3-15c所 示。系统中需要增加波形数据存储器。 图3-15c 正弦波发生器原理框图 (3)设计DDS正弦波发生器,利用DDS技术实现输出正弦信号频率步进可调。通过 按键KEY0实现输出正弦信号频率从1kHz、2 kHz 、…、10kHz 变化。输出频率采用两位LED 数码管显示。
2023-03-28 22:41:21 15.73MB eda FPGA quartus DDS
1