采用DDS+FPGA+DAC数字信号激励器硬件电路和数字波形合成软件算法设计实现了宽带信号源所需要的各类信号,覆盖30 MHz~1 GHz频段,功率达到20 W。在完成了具体的设计和实验后实现了样机的制作,通过现场测试验证了其完全满足应用需求。
2023-03-19 19:04:53 308KB FPGA
1
基于FPGA的DDS信号发生器 自己做的一个DDS信号发生器,基本功能实现,下板验证完成,有输出文件,自己只需要改变管脚分配即可使用。工程简介: 1、硬件:Cyclone Ⅳ系列 EP4CE10F17C8 的FPGA芯片;AN9769的数模转化芯片;LCD12864液晶屏显示。 2、软件:基于Quartus Ⅱ,VerilogHDL硬件描述语言。主要有DDS主模块、赋值、按键控制、按键消抖、按键检测、参数选择、波形选择、LCD显示模块、顶层TOP。 3、内容有:01-工程文件、02-硬件连接、03-设计说明、04-参考资料。
2023-03-17 15:47:07 17KB FPGA QuartusⅡ verilog DDS
1
Vivado调用DDS IP核实现扫频信号
2023-03-15 20:57:49 18.14MB FPGA DDS
1
DirectX12(D3D12)基础教程(五)——理解和使用捆绑包,加载并使用DDS Cube Map 示例代码中需要的资源: DDSTextureLoader12.cpp DDSTextureLoader12.h sky_cube.dds sphere.txt 金星.jpg
2023-03-10 13:53:09 216KB sky_cube.dds sphere.txt 金星.jpg
1
本资源采用eclipse基金会的开源DDS库--cyclonedds,使用VS2017编译的动态库,并包含发布和订阅主题的Demo。
2023-02-28 16:17:04 2.05MB dds c++ visual studio
1
 基于雷达对高分辨率的需求,论述了以FPGA为控制核心,基于两片ADI公司的高速D/A AD9739 2.5GSPS芯片同步工作,完成了一种宽带信号源的软硬件设计。描述了AD9739的工作原理,给出了AD9739与VIRTEX-6 FPGA的接口设计方案以及系统原理框图,并利用频谱仪测试了宽带信号源的性能指标,实测表明整体指标达到设计要求。
1
基于FPGA的信号发生器,产生了正弦波,方波,锯齿波和三角波四种波形,按下一次按钮,波形切换一次。按下另一个按钮,改变波形的频率
2023-02-24 14:01:25 10.04MB dds波形发生器 fpga verilog 信号发生器
1
本文提出了一种基于AT89S52和AD9850的交变信号源发生器的设计方案,其调幅电路采用TLC5615,简化电路设计,改进当前幅值可控信号源电路设计,提高了控制精度。
2023-02-23 20:15:12 76KB 信号发生器 文章 基础课 信号系统
1
dds (直接数字频率合成器),基于FPGA
2023-01-14 23:35:02 730KB dds
1
利用FPGA实现FM调制,结果是数字信号,需要用高速DA进行转换。
2023-01-09 16:16:17 14.14MB FPGA FM 调制 DDS
1