设计一个多功能数字钟,要求如下: 1. 有“时”、“分”、“秒”的十进制数字显示,最大显示值为“23时59分59秒; 2. 有手动校时、较分的功能(时、分单独较正时均不影响其他部分的正常计时); 3. 任意设置的定时闹钟(用一个发光管的闪烁提示闹钟时间到)。 思考题: 可以用哪些中规模的计数器完成设计,简述之 手动时分校正电路可以有不同的方案吗?请给出电路
2022-06-09 20:19:45 1.63MB FPGA QuartusⅡ 多功能数字钟 定时闹钟
1
关于FPGA可编程逻辑器件课程实例代码(NWU),包括详细注解,已经解释、截图的相关文档,希望对大家学习可编程逻辑器件课程有帮助
2022-05-13 01:02:05 15.52MB FPGA Verilog实例
1
为了实现UAV的舵机和油门调节控制的需要,飞控计算机系统采用BURR-BROWM公司的D/A芯片DAC7725N来设计D/A扩展模块。使用CPLD实现接口逻辑,简化了电路设计,后续的系统调试验证表明,D/A转换通道在1 000 Hz的刷新频率下,精度能够达到5. 8 mV,完全能够满足UAV飞行控制系统实际应用的要求,具有较高的实用性。
1
西安电子科技大学可编程逻辑器件研究生实验报告1-5+myself,spartan6实验板-勤谋lx16
2022-05-01 16:58:23 9.92MB 西电 研究生
1
XILINX可编程逻辑器件设计与开发(基础篇),王春平、张晓华、赵翔编著,Xilinx公司审校推荐,人民邮电出版社,2011.5
2022-03-23 12:48:29 109.72MB XILINX
1
详细讲解可编程逻辑器件的发展 应用 原理 看了之后会有比较深刻的理解
2021-12-13 22:06:24 267KB 可编程逻辑器件 原理 应用
1
为保证线阵CCD在图像测量中正常、稳定工作,必须设计出适合其工作的时序驱动电路。在分析TCD1501D 线阵CCD驱动时序关系的基础上 ,通过分析CCD输出的图像信号[1],给出了内、外相关双采样的时序控制。最后,利用quartus7.2软件平台结合VHDL语言进行开发,对所需驱动脉冲进行仿真设计。仿真结果表明,该驱动电路简单、功耗小、成本低、抗干扰能力强,适用于设备小型化的要求。
1
可编程逻辑器件及应用》总结报告,比较简单的
1
讲述了可编程逻辑器件发展基础、电路结构、开发基础与应用,是一个入门的好课件。
2021-11-01 20:09:43 4.61MB 可编程 FPGA CPLD
1
可编程逻辑器件实现CPU零地址仿真.pdf
2021-09-25 09:04:45 110KB CPU 处理器 内核 参考文献