zybo的相关文件,防止网站失效。
2021-11-05 21:51:34 8KB zynq
1
博客配套原码工程 https://blog.csdn.net/botao_li/article/details/86645442
2021-11-05 17:30:28 59.49MB zcu102 zynq petalinux linux
1
Zynq DMA Linux 驱动程序 该 Linux 驱动程序已开发为可在 Xilinx Zynq FPGA 上运行。 它是一个包装驱动程序,用于与低级 Xilinx 驱动程序 (xilinx_axidma.c) 对话,该驱动程序连接到在 Zynq FPGA 的 PL 部分中实现的 Xilinx DMA 引擎。 用户空间应用程序使用此包装驱动程序来配置和控制 DMA 操作。 编译 内核模块需要根据将要插入的内核版本构建。建议使用 Xilinx 维护的 Linux 内核。 git clone https://github.com/Xilinx/linux-xlnx.git 它已经过测试可以与 linux-xlnx master-next 合并标签“v3.15”(提交 40dde7e248951426abcba254e7e070f209005afb)一起使用。 驱动程序模块可以在 Li
2021-11-05 13:45:12 14KB C
1
PYNQ-Z2中zynq ip核的预配置tcl,当板卡无法自动预配置,可以在ip核中presets中apply configuration该脚本来预配置
2021-11-05 10:45:17 35KB pynq-2
1
Zynq_Book中文版:The_Zynq_Book_ebook_chinese。。。
2021-11-04 22:04:19 27.68MB Zynq_Book 中文版
1
Xilinx Zynq-7000 嵌入式系统设计与实现 基于ARM Cortex-A9双核处理器和Vivado的设计方法_14063912
2021-11-04 22:00:59 137.38MB s' d'f'
1
Xilinx Zynq-7000 嵌入式系统设计与实现 基于ARM Cortex-A9双核处理器和Vivado的设计方法
2021-11-04 21:59:07 109.78MB fpga ARM vivado
1
zynq系列开发参考不错的书籍,自己开发作为开发书籍,感觉不错,分享给大家,一起学习。
2021-11-04 21:58:11 105.83MB 开发书籍
1
最新的介绍Zynq-7000的书,英文的,484页,废话不多说,目录如下: CHAPTER 1 Introduction CHAPTER 2 The Zynq Device CHAPTER 3 Designing with Zynq CHAPTER 4 Device Comparisons CHAPTER 5 Applications and Opportunities CHAPTER 6 The ZedBoard CHAPTER 7 Education, Research and Training CHAPTER 8 First Designs on Zynq CHAPTER 9 Embedded Systems and FPGAs CHAPTER 10 Zynq System-on-Chip Design Overview CHAPTER 11 Zynq System-on-Chip Development CHAPTER 12 Next Steps in Zynq SoC Design CHAPTER 13 IP Block Design CHAPTER 14 Spotlight on High-Level Synthesis CHAPTER 15 Vivado HLS: A Closer Look CHAPTER 16 Designing With Vivado High Level Synthesis CHAPTER 17 IP Creation CHAPTER 18 IP Reuse and Integration CHAPTER 19 AXI Interfacing CHAPTER 20 Adventures with IP Integrator CHAPTER 21 Introduction to Operating Systems on Zynq CHAPTER 22 Linux: An Overview CHAPTER 23 The Linux Kernel CHAPTER 24 Linux Booting
2021-11-04 21:51:50 26.05MB Zynq Soc FPGA Xilinx
1
本文给出了基于 Xilinx Zynq 的软硬件协同设计的实时图像处理系统理论分析和实验验证。 设计的系统实现了 320*240 图像的实时灰度转换、边缘检测、模糊和锐化处理。本文设计的卷积协处理器通过内置的锁相环工作频率在150 MHz,单帧图像像素为 76800(320*240), 单像素每时钟周期率下,一帧图像的处理时间约为 0.51 mS,对应的的协处理器的图像处理能力能够高达近 2000 FPS(帧/秒),但是采用的 AXI 总线传输一帧图像需要 25mS,因此系统能够完成 40 FPS 的实时吞吐量。
2021-11-03 20:25:25 2.5MB zynq fpga Xilinx_Zynq 实时图像处理
1