东南大学吴金《CMOS模拟集成电路设计》课件
1
本手册编写了列入我国集成电路系列品种国家标准的高速CMOS电路的有关数据,共有HC和HCT两个系列,编入了按器件功能分类的索引等。
2021-12-03 14:59:02 7.45MB CMOS 数字电路 高速CMOS电路
1
TTL_CMOS_LVTTL_LVCMOS门电路接口规范
断电延时型时间继电器由最早分离器件构成(延时精度低、延时时间短);现用相应可编程定时集成电路或CMOS计数分频集成来完成延时,与之相比,具有延时精度高,延时时间长的特点。
2021-12-01 14:04:09 229KB CMOS 继电器 CD4060 文章
1
candence版图入门基础知识,适合初学者; 学习Candence的必备知识,通过此教程,可以基础的学习candence版图设计相关知识
2021-11-29 10:12:26 5.91MB CMOS版图 集成电路 candence
1
ADS的CMOS双平衡混频器设计
2021-11-28 18:17:06 226KB ADS
1
低功耗设计的经典教材,Pdf格式,无水印。
2021-11-28 09:58:58 2.54MB low-power CMOS VLSI Circuit
1
摘要:本文介绍了CMOS图像传感器的工作原理和性能指标,指出了CMOS图像传感器的技术问题和解决途径,综述了CMOS图像传感器的现状和发展趋势。
2021-11-27 17:25:35 526KB CMOS图像传感器简介
1
基于0.18 μm CMOS工艺,设计了一种3.3 V低压轨对轨(Rail-to-Rail)运算放大器。该运算放大器的输入级采用3倍电流镜控制的互补差分对结构,实现了满电源幅度的输入输出和恒输入跨导;输出级采用前馈式AB类输出控制电路,保证了轨对轨的输出摆幅以及较强的驱动能力。仿真结果表明,直流开环增益为120 dB,单位增益带宽为5.98 MHz,相位裕度为66°,功耗为0.18 mW,在整个共模范围内输入级跨导变化率为2.45%。
2021-11-26 19:30:17 359KB 运算放大器
1
宽带CMOS锁相环中的VCO设计 论文基于特许半导体(Chartered)0.189m CMOS-1-_艺,设计了一个覆盖范围为 1.8GHz-3GHz的VCO,首先总结了VCO的研究现状,并根据应用背景明确了VCO的设计 指标,详细分析了VCO的设计理论,包括振荡器工作原理、VCO性能指标、常用结构以及 相位噪声理论等,在此基础上总结了VCO相位噪声优化技术。论文采用两个VCO切换, 结合电容开关阵列切换的方式实现1.8GHz-3GHz的宽调谐范围。5-bits的二进制控制信号 对子频带进行控制,其中最高位对两个VCO进行切换,低四位对电容开关阵列进行控制, 将频带划分为32个频段。为了减小锁相环的锁定时间,论文中设计了一个自适应频率校准 (Adaptive Frequency Calibration,AFC)电路,快速产生VCO的控制代码,选择合适的频 率边带。通过对AFC电路的算法优化、计数值优化有效地提高了锁定速度。 在电路设计完成后,用Cadence Virtuoso软件设计版图。本次设计在Chartered进行了 流片。设计测试方案,对芯片进行测试验证,结果显示该VCO的调谐范围能够覆盖 1.8GHz~3GHz,全波段相位噪声均低于.11 5dBc/Hz@1 MHz,满足了系统要求。
2021-11-26 14:18:16 2.93MB 宽带 CMOS 锁相环 VCO
1