用VHDL语言实现流水灯的设计,在FPGA板子上跑出来
2019-12-21 22:09:32 212KB VHDL
1
本程序主要是面向VHDL语言的初学者,本程序包括算术移位、逻辑移位、循环移位。不是很完美,请多多指教!!
2019-12-21 22:07:05 210KB VHDL 移位器
1
运用VHDL语言实现的银行叫号机,提供源代码及其部分代码解释
2019-12-21 22:04:23 64KB VHDL语言 银行叫号机 源代码
1
FPGA源程序,用VHDL语言写的梁祝音乐歌曲。程序简单,代码精炼!
2019-12-21 22:02:35 16KB VHDL FPGA
1
适合初学者作为练习和巩固的文件 实验一 运算器组成实验 5 1.算术逻辑运算实验 5 2.带进位算术运算实验 8 3. 移位运算器实验 9 实验二 存储器实验 10 1、FPGA中LPM_ROM配置与读出实验 10 2.LPM_RAM_DP双端口RAM实验 11 3. FIFO读/写实验 13 4. FPGA与外部RAM接口实验 14 5.FPGA与外部EEPROM接口实验 16 实验三 微控制器实验 17 1 时序电路实验 17 2.程序计数器PC与地址寄存器AR实验 18 3.微控制器组成实验 20 实验四 总线控制实验 22 二.实验原理 22 三.实验内容 22 五.思考题实验题 23 实验五 基本模型机设计与实现 24 二.实验原理 24 六.思考题实验题 29 实验六 带移位运算的模型机设计与实现 31 一.实验目的 31 二.实验原理 31 六.思考题和实验题 33 实验七 复杂模型机的设计与实现 34 二.实验原理 34 三.实验内容 36 七.设计实验题目 38 实验八.较复杂CPU设计示例 38 实验九. 8051/89C51单片机FPGA实现
2019-12-21 22:02:22 2.69MB VHDL,FPGA
1
(1)按照实验要求设计简单ALU,能执行8种操作,分别为: 1)加、减、增1、减1等4种8位算术运算; 2)与、或、非、异或等4种8位逻辑运算。 实现上,可以用一位M 作为进行算术运算或逻辑运算的控制位,M=0 时进行算术运算,M=1 时进行逻辑运算。另外用2位来表示4种操作。 (2)实现一些基本的PSW标志位: 1)进位/借位的输出标志位C; 2) 运算结果为零的输出标志位Z; 3) 运算结果为溢出的输出标志位V; 4) 运算结果为负数的输出标志位N。 (3)加减必须用最基本的1位全加器fa作为基础,可以采用直接由8次1位运算得到8位的操作;也可以先构造4位加法器,再进一步实现8位加减运算。 注意:算术运算的两个操作数要求都是带符号数,即1位符号位和7位数据位。
2019-12-21 21:58:41 26KB ALU VHDL语言
1
基于FPGA用VHDL语言设计的四位共阴数码管显示驱动电路设计
2019-12-21 21:58:05 2.34MB FPGA VHDL 数码管
1
用vhdl语言设计的打砖块游戏,有程序源代码以及文档描述
2019-12-21 21:39:23 831KB vhdl 打砖块
1
sublime text3 verilog&VHDL;语言专版 功能异常强大 大幅度提高编码效率 1.自动生成例化文件,自动生成tb文件、自动生成文件头注释。 2.自动补全代码 3.自动生成模板
2019-12-21 21:37:30 39.84MB FPGA verilog VHDL 代码编辑器
1
4*4键盘编码器,已经过板子运行,内含各个元器件,寄存器,分频器等
2019-12-21 21:34:11 3.01MB VHDL; QUARTUS II;
1