基本电路实验,时序电路实验 ,FPGA开发板及基本操作 ,算术逻辑单元(ALU)的设计与实现 ,存储器实验, 数据通路实验
2021-05-22 13:07:41 4.89MB 计算机组成原理实验 logisim FPGA
1
2018计算机组成原理实验课件.pdf
2021-05-22 10:53:57 4.36MB 2018计算机组成原理实验课件
1
计算机组成原理实验 maxplus实现存储器
1
脱机寄存器堆实验:实验步骤 第 1 组:置寄存器 R0=0FH、寄存器R1=F0H、寄存器R2=55H、寄存器R3=AAH。 写寄存器堆RF,置寄存器 R0=0FH、寄存器R1=F0H、寄存器 R2=55H、寄存器R3=AAH。 置“控制转换”开关拨到最中间位置既“独立”指示灯亮、DP=X、SWC=1、SWB=0、SWA=0。按复位按键 CLR,使TEC-8 实验系统处于初始状态。
2021-05-19 19:25:49 4.94MB 实验报告
1
这是我个人写的华中科技大学计算机组成原理实验谭志虎版的运算器设计的电路图连接。这是在logism软件中连接的。
1
计算机组成原理实验 实验4 微程序控制器实验 设计一条加法指令
1
实验任务 (1)将实验电路与操作面板的有关信号进行线路连接,方法同前面的实验。 (2)用8位数据开关向RF中的四个通用寄存器分别置入以下数据(十六进制):R0=0F,R1=F0,R2=55,R3=AA。 给R0置入0F的步骤是:先用8位数码开关将0F置入ER,并且选择WR1=WR0=0,再将ER的数据置入RF。给其他通用寄存器置入数据的步骤与此类似。 (3)分别将R0至R3中的数据同时读入到DR2寄存器和BUS上,观察其数据是否存入R0至R3中的数据,并记录数据。其中BUS上的数据可直接用指示灯显示,DR2中的数据可用逻辑笔测试有关引脚。 (4)用8位数码开关向AR1送入一个地址0F,然后将R0中的0F写入RAM。用同样的方法,依次将R1至R3中的数据写入RAM中的F0、55、AA单元。 (5)分别将RAM中AA单元的数据写入R0,55单元的数据写入R1,F0单元写入R2,0F单元写入R3。然后将R3、R2、R1、R0中的数据读出到BUS上,通过指示灯验证读出的数据是否正确,并记录数据。
1
计算机组成原理存储器实验,包含MIPS RAM、MIPS 寄存器文件、Cache硬件设计(直接相联,全相联,组相联)
2021-05-14 15:48:49 1.25MB 计算机 存储器
1
使用logisim布线完成的MIPS单周期CPU,可支持28条指令。跑马灯的代码已经装入了寄存器,可以直接开启时钟运行。
2021-05-13 09:04:28 1005KB MIPS logisim
计算机组成原理实验软件
2021-05-12 22:06:57 3.02MB 计算机组成原理实验仿真软件
1