数字钟-74ls163-数字闹钟multisim仿真源文件,multisim10及以上版本可以正常打开仿真
基于c51可调数字钟包括整点报时功能闹钟(C语言代码+设计报告文档)-单片机原理及应用课程实习报告。数字钟要求:24小时制时间显示,可随时进行时间校对调整,整点报时及闹钟功能。(或根据实际数字钟增加其它功能)。
2021-07-05 08:09:18 249KB 闹钟 课程设计 可调数字钟 整点报时
1
010基于单片机可调数字钟闹钟整点报时功能(包含Proteus仿真电路图+源码)24小时制时间显示,可随时进行时间校对调整,整点报时及闹钟功能。
2021-07-04 19:02:43 55KB 单片机 数字时钟
数字钟设计,包括万年历,闹钟,倒计时,秒表 进制转换.内含报告文档,代码注释,模块解析
2021-07-04 08:56:37 4.21MB verilog 数字钟 quartus 秒表
1
课程设计数字钟报告详细的说明了数字钟的原理,有原理图。
2021-07-03 22:17:59 84KB AT89C51
1
个人完成的简易数字钟项目,其基本功能包括电源模块、时钟模块、分频计数器模块、显示模块等部分,能够实现简单的时分秒功能,附带手动的校对功能。
1
多功能数字钟电路设计/音响放大器设计/多路智力竞赛抢答器设计
1
1602显示温度 年月日时分秒 可调 加闹铃
2021-07-01 22:48:10 21KB 数字钟
1
pic16f887 ds1307 tc74 课程设计报告
2021-06-29 02:55:22 362KB pic 数字钟
1
多功能数字钟VHDL程序 本文所设计的数字钟具有通过reset键对时、 分、 秒调整功能.该设计分为六个部分: 六进制计数器 counter6,十进制计数器 counter10 ,二十四进制计数器 counter24, 时钟模块 bclock, LED扫描显示模块 ledctrl,以及顶层设计。设计使用VHDL 语言, 程序代码如下:
2021-06-28 15:04:15 37KB VHDL FPGA
1