个人推荐的一般书,适合初学者,工程实用性很强,第三章着重介绍了RTL级建模的基本要素,这些东西在工程中最常用,对于初学者入门又不够成任何负担,容易上手。基本上你花上一点时间就可以编写RTL级代码。
2019-12-21 18:50:27 4.99MB Verilog HDL
1
随着EDA技术的进展,基于可编程的数字电子系统设计的完整方案越来越受到人们的重视。与利用微处理器(CPU或MCU)来实现乐曲演奏相比,以纯硬件完成乐曲演奏电路的逻辑要复杂得多,如果不借助于功能强大的EDA工具和硬件描述语言,仅凭传统的数字逻辑技术,即使最简单的演奏电路也难以实现。如何使用EDA工具设计电子系统是人们普遍关心的问题。本课程设计主要是采用FPGA器件驱动小扬声器构成一个乐曲演奏电路,FPGA器件选择Altera的EPF10K10,在MAX + plusⅡ的EDA软件平台上,实现了乐曲演奏电路的设计。
2019-12-21 18:50:17 267KB fpga verilog 乐曲演奏电路
1
基于Verilog HDL设计的定时器系统
2019-12-21 18:49:21 776KB 定时器
1
这是一个基于verilog的小数分频,在FPGA开发设计中,分频模块必不可少的会用到。
2015-03-19 00:00:00 292KB verilog 小数分频
1