片上可编程系统(System On Programmable Chip,SOPC)已经成为嵌入式系统的发展方向。《开源软核处理器OpenRisc的SOPC设计》介绍基于源代码开放的OpenRisc1200(以下简称OR1200)软核处理器的SOPC设计方法。《开源软核处理器OpenRisc的SOPC设计》分为两部分,第一部分介绍OR1200软核处理器的架构和配置、Wishbone总线的标准及OR1200软核处理器软硬件开发环境的建立;第二部分以具体实例说明如何使用OR1200软核处理器完成嵌入式设计,其中包括:调试接口的实现、OR1200控制片内存储器和I/O、串口、SDRAM、外部总线、以太网、LCD及SRAM;另外还介绍如何在OR1200上运行嵌入式Linux,并针对第二部分给出部分源代码。
2020-02-06 03:08:43 12.03MB CPU 设计
1
 设计一台微程序控制的模型计算机 1) 拟定指令系统(含机器指令的字长、格式、寻址方式及指令的种类等) 2) 设计数据通路,给出模型机中所含的部件及其间的连接,以及信息在数据通路中传送时所需的微命令。 3) 设计微程序的流程图 4) 设计微指令 5) 编写微程序 6) 使用VHDL编码,仿真检测实验的功能是否达到设计要求 其中包含完整的课设报告以及源程序。
2020-01-10 03:01:40 817KB 微程控制CPU
1
清华大学电子系微机原理课程设计题目。4人合作完成。 包含CPU的VHDL、Verilog源代码、仿真文件、波形结果、系统框图、实验报告、以及一个简易汇编器的源代码和可执行文件。 Quartus仿真实现了32位RISC微处理器,支持数据处理(包括乘除法),数据传送,子程序调用,中断及跳转。时序仿真主频可达70MHz。 采用Tomasulo算法处理指令流水中的数据相关,并提出了一种对Tomasulo就够的改进。设计了Cache结构提高访存效率。
2020-01-08 03:00:52 3.42MB Cache
1
BUPT,计算机学院大二下暑期小学期开设的计算机组成原理课程设计,完整源代码+报告 整合资源包(计算机学院 - 大二下 - 硬连线控制器的设计)
1
计算机组成原理课程设计——一个简易CPU的设计与实现,包括完整代码和大报告(设计说明书),在虚拟FPGA节点上可以运行。
2020-01-03 11:43:26 2.08MB 计算机组成 简易CPU
1
含数据通路图、状态转换图、相关文档、verilog源码以及测试代码
2020-01-03 11:38:16 615KB 计组课设
1
intel 4004 cpu 设计资料,如题,不解释了。
2020-01-03 11:35:24 322KB intel 4004 cpu 设计资料
1
里面有多周期和流水线CPU的VERILOG代码实现,适合学习计算机原理课程设计
2020-01-03 11:34:45 203KB CPU设计
1
单周期CPU设计的文件,语言verilog,打开之后,可以用vivado直接跑,思路是正确的,具体的指令需要根据要求做小幅度调整
2020-01-03 11:32:46 1.31MB verilog CPU vivado
1
计算机原理课程实习报告,简单模拟CPU的工作过程,包含代码,实习报告,可运行
2020-01-03 11:32:19 149KB 计算机原理 CPU设计
1