FPGA XC7A35T驱动程序,Verilog HDL实现。 项目代码可直接编译运行~
2023-04-17 10:50:05 1.62MB FPGA XC7A35T VerilogHDL 驱动程序
独立出了需要调节的参量,Var.1 -------------------------------------------------
2023-04-16 20:01:51 1.48MB labview
1
该例程用的stm32发03vc,keil5。有12路pwm,用pwm模拟dac输出电压的,不过如果不改变频率,只改变占空比,最高电压只有3.2V,已达到我的要求,就没用改变频率的部分
2023-04-15 15:06:53 7.95MB stm32 keil5 pwm
1
https://github.com/zrax/pycdc 202303_Python 3.11
2023-04-14 17:14:06 1.09MB pycdc python反编译
1
Cadence-Capture输出带属性的PDF原理图设置步骤,其中包括两个小软件,楼主倾力研究成果!OK!
2023-04-14 11:59:38 49.12MB Orcad
1
请问我做了一个小程序通过占空比调节,为什么占空比变化的时侯,输出电压没有变化呢??如果有错的话,应该怎么改呢??
2023-04-13 22:50:22 2KB 占空比
1
/* 定时器配置: 1.设置定时器最大计数值 50000 2.设置时钟分频系数:TIM_CKD_DIV1 3. 设置预分频: 1Mhz/50000= 1hz 4.定时器计数模式 向上计数模式 */ TIM_TimeBaseStructure.TIM_Period = 0xffff; TIM_TimeBaseStructure.TIM_Prescaler = 72; //1M 的时钟 TIM_TimeBaseStructure.TIM_ClockDivision = TIM_CKD_DIV1; TIM_TimeBaseStructure.TIM_CounterMode = TIM_CounterMode_Up; //应用配置到TIM3 TIM_TimeBaseInit(TIM3, &TIM;_TimeBaseStructure); // 使能TIM3重载寄存器ARR TIM_ARRPreloadConfig(TIM3, ENABLE);
2023-04-13 18:07:17 136KB STM32 定时器 毫秒级 比较模式
1
本文给大家分享了一个了高输出电压放大电路。
2023-04-12 10:03:27 15KB 运算放大器 放大电路 模拟电路 文章
1
2.双输入-单输出模糊控制器的模糊控制规则 if and then 3.多输入-单输出模糊控制器的模糊控制规则 if and and …and then *
2023-04-11 22:41:20 3.28MB 模糊控制
1
本文为一个经典输出短路保护电路,希望对你的学习有所帮助。
2023-04-11 21:53:22 25KB 输出 短路 保护电路 文章
1