数字钟是采用数字电路实现对“时”,“分”,“秒”的数字显示的计时装置。本系统由振荡器、分频器、计数器、译码器、LED显示器和校时电路组成,采用74LS系列(双列直插式)中小规模集成芯片。总体方案设计由主体电路和扩展电路两大部分组成。其中主体电路完成数字钟的基本功能,扩展电路完成数字钟的扩展功能,进行了各单元的设计,总体调试,以实现它的计时周期为24小时,显示满刻度为23时59分59秒。
2022-06-07 12:57:30 357KB 数字钟
1
基于单片机的数字温度计和数字钟设计说明.doc
2022-06-07 09:00:23 1MB 互联网
基于单片机的数字万年历温度显示.doc
2022-06-07 09:00:17 1.39MB 互联网
JavaScript万年历源代码资料
2022-06-06 18:01:33 17KB javascript 开发语言 ecmascript 前端
Protues仿真实例-51单片机万年历(包括开题报告等资料)
2022-06-06 17:44:40 6.24MB protues 51单片机
1
数电课程设计报告(数字钟的设计)
2022-06-05 18:33:07 276KB 数字钟
1
自己做了个PCB单面板,上面有DS1302,DS18B20,还有一块LCD1602以及按键等,现在DIY一个万年历出来。 电路功能包括:日期显示,温度显示,时间可调,闹钟可设置报警,温度可设置报警。 效果图 开机(显示时间和温度) 设置时间,可调为当前时间 设置闹钟和温度报警 四个按键,按第一个,则进入时间设置模式,可以设置年,月,日,时,分,设置增减是第三个和第四个按键,按第二个则进入报警设置模式,可以设置闹钟时,分,秒,和报警温度。 附件包含万年历电路图&PCB图和源代码
2022-06-04 09:17:05 1018KB diy制作 电路方案
1
本资源是用利用CPLD设计可调时数字钟,实现数字钟的一些基本功能,文件包含和设计报告,原理图,实习课件,采用verilog语言编程,主要用于提交期末实习的课设报告,该课设包含目录、原理、程序、实验心得等内容,供大家参考
2022-06-03 17:01:39 8.25MB 数字钟   verilog 课程设计
1
这是关于数字电路的课程设计。使用VHDL语言编写,实现了多功能数字钟。
2022-06-03 16:39:29 2.24MB 多功能数字钟
1
基于VHDL的数字钟课程设计报告 目录 摘 要 3 引 言 3 1 数字钟的设计框图 3 2 功能说明 4 3 模块设计部分 4 3.1位选模块 4 3.2控制模块 5 3.4 8 3.5 记小时模块 10 3.6 闹钟,报时模块 11 3.7 动态扫描模块 12 3.8 译码 13 3.8.1 译码模块 13 3.8.2 选通译码 14 4系统仿真 15 4.1 数字钟原理图 15 4.2 数字钟仿真图 16 4.2.2 整点报时 16 4.2.3 暂停状态 17 4.2.4 调闹钟 17 4.2.5 清零状态 17 4.2.6 调时状态 18 4.2.7 闹铃状态 18 5 实验总结 18 5.1 实验过程 18 5.2 实验结果 19 5.3 致谢及实验总结 19 6参考文献 19
2022-06-02 01:12:47 209KB 数字钟 VHDL
1