一、 FAST 结构介绍 三、 数据分组结构定义 四、 接口分组定义
2022-08-03 21:00:17 658KB fpga开发
1
FPGA之SSI接口协议实现 fpga开发.pdf
2022-08-03 18:36:51 184KB fpga开发
基于FPGA的OFDM调制解调系统的仿真,包括matlab代码,verilog代码以及论文设计章节。在对OFDM(正交频分复用)调制解调方式进行研究的基础上,在ALTERA公司FPGA上的实现了一个基带的OFDM调制解调系统。并着重讨论了用FFT/IFFT来实现OFDM的解调问题。在FPGA上实现的OFDM系统分为调制和解调两个子系统,分别完成了子信道的IFFT的OFDM调制, FFT变换的OFDM解调。最后使用QUARTUSII8完成了整个OFDM调制解调电路的设计、仿真和实现,与MATLAB实现结果的比较,运算结果良好。
2022-07-29 18:31:25 13.94MB fpga开发 matlab 文档资料 开发语言
帮助理解FPGA状态机一段式代码和三段式代码异同
2022-07-29 10:50:11 968KB fpga开发
1
Microzed fpga document guide
2022-07-09 14:05:09 1.66MB fpga开发
1
Microzed fpga document guide
2022-07-08 14:03:34 1.09MB fpga开发
1
基于Verilog的全数字锁相环dpll,可仿真,包含quartus软件工程,modelsim仿真文件
2022-07-07 21:37:31 653KB 软件工程 fpga开发
1
内容概要:代码功能为动态调节SRIO的IP核线速率,SRIO的IP核的默认选项可以设置1.25G、2.5G、3.125G、5G、6.25G,但是这个只能在IP核设置界面修改。此代码可以实现传输数据过程中修改传输速率,例如:系统启动后以2.5G速率传输一个数据包,然后以5G速率传输第二个数据包。正常情况下需要重新配置IP核才能实现,而此代码能够实现给系统一个速率切换信号然后自动匹配响应的速率传递数据 适合人群:有一定Verilog编程基础,工作中需要用到SRIO的开发人员或者学生。 阅读建议:了解SRIO工作原理、了解GTXE2_CHANEL和MMCM源语。 最后:此代码为本人原创,未经允许不可用于商业用途,仅用作学习和交流。如果阅读代码后有不懂或者发现有可以完善的地方,欢迎留言讨论。
2022-07-06 14:50:00 216.18MB 源码软件 FPGA开发 SRIO RAPIDIO
1
在quartusII下使用verilog实现LDPC,并且通过仿真验证,在博客里有工程截图和仿真截图。可以直接拿来使用。
2022-07-04 16:05:07 13.21MB fpga开发 LDPC
xilinx版cortex-m3 ip核,可直接导入vivado
2022-07-02 23:06:03 7.25MB fpga开发
1