GJB_102A-2012 军用软件安全性设计指南.pdf
2021-09-07 19:04:10 9.5MB 用软件安全性设计指南
1
ZC706 Xilinx Zynq7045开发板资料,内附BOM,AD版PCB,Allego板PCB源文件,硬件设计指南等,适合作为pin to pin兼容XC7Z035/XC7Z045/XC7Z100-2FF900等兼容的zynq 7000系列芯片的硬件及PCB设计参考,本人博客文章“Zynq7000硬件开发之总体硬件架构设计”内可免费下载。
2021-09-07 18:07:25 23.28MB Zynq7000 PCB源文件 AltiumDesigner Allego
1
详细讲解PCB高速线路设计的要点和注意事项
2021-09-07 14:07:44 331KB pcb 高速信号
1
物联网安全设计指南-征集终稿
2021-09-07 13:00:38 1.85MB 物联网 安全
1
Xilinx新一代集成开发环境Vivado突出基于知识产权(Intellectual Properity,IP)核的设计方法,更加体现系统级设计的思想,进一步增强了设计者对FPGA底层布局和布线的干预能力,以及允许设计者通过选择不同的设计策略,对不同的实现方法进行探索,从中找到最佳的实现解决方案。这些设计思想和设计方法,大大的提高了FPGA的设计效率。   本书是在《Xilinx FPGA设计权威指南—Vivado集成设计环境》(清华大学出版社,2014)基础上,针对读者提出的意见和建议,对原书进行了大幅度修订。该书从原来的Vivado 2013.3集成开发环境升级到Vivado 2014.3集成开发环境,并增加了IP核设计的内容。此外,还大幅度增加了对高级约束内容的讲解,并对原书章节的顺序进行了调整,以方便读者的学习。
2021-09-07 11:25:03 89.07MB FPAG
1
晶振电路设计指南,包括负载电容,负阻,驱动功率计算等,非常详细
2021-09-07 10:16:19 314KB 晶振
1
Xilin《电子系统EDA新技术丛书·Xilinx FPGA设计指南:Vivado 2014集成开发环境》全面系统地介绍了Xilinx新一代集成开发环境Vivado 2014.3的设计方法、设计流程和具体实现。全书共分11章,内容包括:Xilinx UltraScale结构、Vivado集成设计环境导论、Vivado工程模式基本设计实现、Vivado非工程模式基本设计实现、创建和封装用户IP核流程、Vivado高级约束原理及实现、Vivado调试工具原理及实现、Vivado嵌入式系统设计实现、Vivado模型设计原理及实现、Vivado HLS原理及实现、Vivado部分可重配置原理及实现。《电子系统EDA新技术丛书·Xilinx FPGA设计指南:Vivado 2014集成开发环境》参考了Xilinx提供的大量Vivado设计资料,理论与应用并重,将Xilinx设计理论贯穿在具体的设计实现中。x FPGA权威设计指南 Vivado 2014集成开发环境
2021-09-06 04:35:14 48MB FPGA Vivado 集成开发环境
1
滤波器是一种二端口网络。它具有选择频率的特性,即可以让某些频率顺利通过,而对其它频率则加以阻拦,目前由于在雷达、微波、通讯等部门,多频率工作越来越普遍,对分隔频率的要求也相应提高;所以需用大量的滤波器。再则,微波固体器件的应用对滤波器的发展也有推动作用,像参数放大器、微波固体倍频器、微波固体混频器等一类器件都是多频率工作的,都需用相应的滤波器。更何况,随着集成电路的迅速发展,近几年来,电子电路的构成完全改变了,电子设备日趋小型化。原来为处理模拟信号所不可缺少的LC型滤波器,在低频部分,将逐渐为有源滤波器和陶瓷滤波器所替代。在高频部分也出现了许多新型的滤波器,例如:螺旋振子滤波器、微带滤波器、交指型滤波器等等。虽然它们的设计方法各有自己的特殊之点,但是这些设计方法仍是以低频“综合法滤波器设计”为基础,再从中演变而成,我们要讲的波导滤波器就是一例。
2021-09-04 00:29:23 938KB 滤波器 设计 指南 LC滤波
1
同步升压芯片设计指南.ppt
2021-09-03 09:07:06 1.41MB 行业分析
高质量程序设计指南-C++.C语言.3rd 解压密码:1234567890
2021-09-02 09:09:00 33.65MB C/C++
1