EP4CE15F17C8N核心板PCB全套工程
2024-03-25 09:45:23 1.19MB
本文首先提出了一种基于有限状态机的电梯控制器算法,然后根据该算法设计了一个三层电梯控制器,该电梯控制器的正确性经过了仿真验证和硬件平台的验证。本文的电梯控制器设计,结合了深圳信息职业技术学院的实际电梯的运行情况,易于学生理解和接受,对于工学结合的教学改革,是一个非常好的实践项目。另外,本文提出的电梯控制器算法适合于任意楼层,具有很强的适应性和实用性。
2024-03-23 13:45:36 291KB FPGA 电梯控制器系统 课设毕设
1
本文以FPGA为主芯片,较完整地设计了大屏幕LED单色图文显示屏控制系统。随着LED显示屏技术的发展,FPGA与ARM或DSP等芯片的组合,必将在双色显示屏和彩色显示屏领域获得广泛的应用。
2024-03-22 18:34:46 275KB FPGA 屏幕控制
1
适用于初次使用fft ip核的小白,图文并茂,附带验证数据流是否正确的代码。 仿真软件,采样频率,数据格式详细介绍。
2024-03-22 11:07:25 243KB 网络协议 fpga vivado
1
本文提出的FFT实现算法是基于FPGA之上的,算法完成对一个序列的FFT计算,完全由脉冲触发,外部只输入一脉冲头和输入数据,便可以得到该脉冲头作为起始标志的N点FFT输出结果。
2024-03-19 17:46:42 116KB FPGA FFT算法 FPGA
1
文中采用FPGA芯片EP1C3T144C8、DSP芯片TMS320VC5416和单片机STC12C5A60S2作为控制和运算芯片,利用零中频正交解调原理,使用DDS芯片AD9854设计并制作了一款简易频率特性测试仪。该测试仪能够输出100 kHz~50 MHz范围的正交信号,能正确的绘制被测网络的幅频特性曲线和相频特性曲线。可通过键盘以100 kHz为步进频率进行扫频和点频输出。测试仪测给定RLC网络,中心频率的相对误差小于0.1%,有载品质因数相对误差小于2%。测试结果表明,该测试仪设计方案合理,达到了预期的指标要求。本设计形成的硬件电路模块和软件程序可以用于高等学校等的电类课程的实践教学应用。
2024-03-16 20:27:44 1.46MB FPGA; DSP
1
基于FPGA和DDS的数字调制信号发生器设计
2024-03-16 11:13:31 1.12MB FPGA
1
RS编译码的FPGA实现研究_叶清贵,这是一篇期刊文献,但是对于编译码RS的实现有着重要的作用。适合基础小白从头开始学起。亲测有用。推荐
2024-03-15 21:46:45 2.75MB RS编译码
1
提出了一种基于RiBM算法的RS(255,223)高速译码器设计方案,并采用FPGA和Verilog HDL实现了该译码器。译码器采用三级流水线结构实现,其中关键方程求解模块采用RiBM算法,具有译码速度快、占用硬件资源少等优点。仿真结果验证了该译码器设计方案的有效性和可行性。
2024-03-15 21:46:15 400KB FPGA
1