本程序是XILINX的DDS例程,软件平台是ISE 14.7 关于DDS的介绍我已经在https://blog.csdn.net/ciscomonkey/article/details/91408095说明得很清楚,可以说比网上的任何一篇DDS的blog都说得清楚。
2022-02-19 16:13:25 4.11MB XILINX DDS
1
本文主要介绍了采用直接数字频率合成DDS芯片实现正弦信号输出,并完成调频,调幅功能。它采用美国模拟器件公司(AD公司)的芯片AD9851,并用AT89C51单片机对其控制,首先从DDS芯片的输出,经低通滤波得到正弦信号,然后对该信号进行调频,调幅。其中调频部分可以通过在软件中修改DDS芯片的频率控制字,相位控制字等来实现,而调幅部分需在DDS输出正弦信号之后外加一调幅器实现。调幅部分将DDS输出作为载波信号,RC振荡器提供1KHz振荡作为调幅信号,它利用了乘法器MC1496完成对正弦信号调制。该系统输出稳定度、精度极高,适用于当代的尖端的通信系统和精密的高精度仪器。
2022-02-16 17:05:33 673KB DDS 信号源
1
介绍一种基于AD9833的高精度可编程波形发生器系统解决方案,该系统具有可编程设置、波形频率和峰峰值等功能,从而解决DDS输出波形峰峰值不能直接设置的问题,数字设置代替传统信号源的模拟设置。
1
FPGA实现2FSK调制、包络检波解调、位同步的Vivado工程,包括完整的Vivado工程文件和MATLAB的仿真与设计文件; 输入比特速率1Mbps,采样频率50MHz,FskMod.v模块实现2FSK, FskDemod.v模块实现2FSK的解调,采样频率25MHz,包络检波由低通滤波器完成,位同步采用数字锁相环技术,采样频率为10MHz; 经过行为仿真,位同步后能解调模块能正确还原调制模块的输入数据。
2022-02-07 09:06:40 49.31MB FPGA DDS 通信原理
1
A大官改,官改稍作修改dds界面,插件全是实用的添加,删除垃插件。增加实用,稳定不掉速,增加 SSR 广告拦截 ....等等,刷机有风险,操作须谨慎。
2022-02-03 21:26:34 13.11MB 斐讯K2p 官改魔改阿里云dds
1
参考资料-DDS器件AD9851在信号源中的应用 dayin.zip
2022-01-26 16:02:33 84KB 资料
参考资料-DDS信号源的设计与实现实验指导书.zip
2022-01-26 16:02:32 628KB 资料
参考资料-基于DDS技术的程控信号源设计.zip
2022-01-26 16:02:21 135KB 资料
1024点正弦波波表数据(VIVADO软件coe文件)
2022-01-23 19:01:08 7KB fpga开发 verilog DDS
1
基于FPGA的Verilog HDL语言的DDS 信号发生器,给出的代码是常规结构的12位数据。 注意注意注意!!!代码中的fword和fword_r是32位的,需要修改!!!
2022-01-19 14:53:35 1KB DDS 信号发生器 FPGA Verilog
1