RS232串口通信的程序,在V2-pro开发板上下载运行,可通过超级终端进行测试。
2023-02-06 18:20:43 1018KB RS232
1
UART 即通用异步收发器,传统上采用多功能的专用集成电路实现。但是在一般的使用中往往不需要完整的UART 的功能,比如对于多串口的设备或需要加密通讯的场合使用专用集成电路实现的UART 就不是最合适的。本设计使用Xilinx 的FPGA 器件,只将UART 的核心功能嵌入到FPGA 内部,不但实现了电路的异步通讯的主要功能,而且使电路更加紧凑、稳定、可靠。
2023-01-13 15:40:53 265KB FPGA UART 异步通讯 文章
1
本文由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 Qsys系统和Linux应用程序之间通过一个名为hps_0.h的文件交互硬件信息,例如总线上添加了哪些外设,每个外设相对于HPS外部总线的偏移地址,每个外设所占的地址空间等,类似于开发NIOS II应用程序时候的system.h文件。每当Qsys系统中更新了硬件之后,如果需要直接在Linux中编写应用程序以直接操作寄存器的方式来控制这些外设,则需要重新生成一次该文件,然后将该文件添加到软件工程下作为头文件包含。 那么如何得到hps_0.h文件呢?需要借助SoCEDS Command Shell,
2023-01-12 21:40:09 45KB altera fpga hp
1
matlab精度检验代码ECE 5775最终项目 基于神经网络的Xilinx Zedboard上具有固定延迟的语音命令识别方法 ,和的项目。 每个文件夹及其内容的说明如下 audio_lab 它包含Xilinx Vivado和SDK项目,以将位流编程到FPGA并配置如何将数据发送到FPGA。 合并的 这包含我们基于Xilinx Vivado HLS对FPGA综合进行的集成测试,该测试基于3种不同的数据类型。 这些基于float数据类型,双精度float数据类型和Xilinx ap_fixed数据类型。 ap_fixed数据类型具有最快的运行时间,但就位宽而言并不是非常优化。 组件 Matlab的 该文件夹包含用于在MATLAB中生成训练和测试数据的所有必需文件。 在文件中查找更多详细信息 神经网络 该文件夹包含三层神经网络实现。 它学习使用前馈网络,然后进行反向传播。 分类输入以随机顺序输入网络。 在每个输入通过网络馈送之后,将检查每个输出神经元的值,并将其与所需的输出进行比较,以获取误差。 该误差通过层之间的所有边缘传播回去,并且权重在“学习”过程中进行调整。 重复该过程,直到达到期
2023-01-11 19:30:18 67.01MB 系统开源
1
基于FPGA的FIR滤波器设计.rar 从中国电子网下载的,分享给大家。
2023-01-06 16:30:00 108KB FPGA
1
基于FPGA的I2C接口程序实现课程设计报告书.doc
2023-01-06 16:25:55 1.05MB 基于FPGA的I2C接口程序实现
1
基于 FPGA 的高清 HDMI 接口转换器的设计与实现。 系统介绍利用FPGA设计HDMI接口的转换 FPGA HDMI 转换器
2023-01-04 22:27:53 1.68MB FPGA HDMI 转换器 接口转换器
1
介绍了在fpga平台上实现视频编解码处理的一些基本技术,可为从事相关专业设计的朋友们提供有益的借鉴。
2023-01-03 19:24:52 101KB fpga视频处理
1
 为了解决在一个屏幕上收看多个信号源的问题,对基于FPGA 技术的视频图像画面分割器进行了研究。研究的主要
特色在于构建了以FPGA 为核心器件的视频画面分割的硬件平台,首先,将DVI 视频信号,经视频解码芯片转换为数字
视频图像信号后送入异步FIFO 缓冲。然后,根据画面分割需要进行视频图像数据抽取,并将抽取的视频图像数据按照一
定的规则存储到图像存储器。最后,按照数字视频图像的数据格式,将四路视频图像合成一路编码输出,实现了四路视频
图像分割的功能,提高了系统集成度,并可根据系统需要修改设计和进一步扩展功能,增加了系统的灵活性,适用于多种
不同领域。
1
中国知网的资源,对于做画面分割具有指导意义。
2023-01-03 19:15:12 9.48MB fpga 视频 video 画面分割
1