实验1、熟悉实验环境与时序电路 实验2、运算器组成实验 实验3、双端口存储器实验 实验4、数据通路实验 实验5、微程序控制组成实验 实验6、CPU组成和机器指令实验
2021-09-16 11:15:16 11.26MB 组成原理 实验
1
本次实验采用的是TEC-XP实验机。TEC-XP机是一台软、硬件相对完整、配置小巧合理的 完整计算机系统。机器有运算器、控制器、存储器、输入设备、输出设备等计算机完整要素。 TEC-XP的组成可分为硬件组成和软件组成。
2021-09-16 10:27:17 79.86MB tec 组成原理
1
计算机组成原理实验(课程项目) 使用 Verilog HDL 实现的简易单周期和多周期 CPU 设计。 中山大学计算机学院 操作系统原理实验(Laboratory of Computer Organization, DCS209) 教师:何朝东 2018-2019 学年第一学期(大二上) 目录说明 这些文件是从 Vivado 2018.1 的工程中提取的,仅保留了.srcs目录。 :多周期 CPU 设计与实现。 :单周期 CPU 设计与实现。 :子模块,作用是将十六进制数转换为可供七段数码管显示的编码。
2021-09-11 14:03:12 4.77MB cpu verilog-hdl sysu mips-cpu
1
计算机组成原理实验指导
1
计算机组成原理实验报告-Cache模拟器的实现
2021-08-21 14:02:13 931KB 计算机组成原理 实验报告
计算机组成原理实验报告-MIPS指令系统和MIPS体系结构
2021-08-21 14:02:12 531KB 计算机组成原理 实验报告
计算机组成原理实验报告-流水线及流水线中的冲突
2021-08-21 14:02:12 348KB 计算机组成原理 实验报告
计算机组成原理实验报告-运算器的模拟和编程实现
2021-08-21 14:02:11 248KB 实验报告 计算机操作系统
计算机组成原理实验报告-中断实验
2021-08-21 14:02:11 355KB 计算机操作系统 实验报告