这个程序是使用51单片机基于定时器的一个数字钟,在LCD1602上显示。
2021-11-10 00:57:25 44KB 单片机
1
多功能万年历 功能说明: 1、 显示功能:年、月、日、时间、星期几(设置好年月日后不用设置星期几,会自动计算出你所设置的那天是星期几),在显示时间状态时按ADD键就能显示年月日星期。 2、 闹钟功能:能随意设置时间的闹钟,并按工作日工作的闹钟,即可以设置成周一到周五才会响的闹钟,查看闹钟时间通过按MENU键来实现显示闹钟时间。按KEY_EXIT可以关闭闹钟或者10秒后自动退出闹钟,整点跟半点都会响铃,响铃结束为整点或半点。 3、 响铃功能:能够发出任意频率f=1/(0.002s*ringx*2)的声音,,而显示出的数字为ringx,如下所示: 使用说明: 1、 在显示时间时,按一下MENU,就能显示闹钟时间了;然后再一直按着MENU就能进入设置状态了(在数码不停地闪烁时就表示已经进入设置状态,闪烁是因为程序不仅等着按键的松开,还要显示数码,而数码显示时间间隔正好稍微小于人眼对光暂留时,只要稍微耽误一会数码显示就会出现闪烁),设置顺序:闹钟(时、分、秒)、时间(时、分、秒)、年月日、闹钟星期(左边第一位数字的值表示星期几,后面七位显示0时表示闹钟不会响,当后面显示数字不为0时表示闹钟会响);在显示时间时长按不能进入设置状态,以此避免了误进入设置状态。 2、 在显示时间时,按一下ADD,就能显示年月日星期(左边前两位为年的后两位、小数字后两位表示月份、再小数字后两位表示日、在一横后显示的表示星期几);在上一步中进入设置状态后,再按ADD键后就能进行加一设置了,或设置星期几有闹钟; 3、 当闹钟响了后,按下KEY_EXIT就能关闭闹钟,或者闹钟也会十秒后自动关闭闹钟;按下频率10MS、频率100MS、频率1S可以分别加5、10、20,这样能组合出各种频率,按下KEY_EXIT就能关闭闹铃。 4、 在设置状态下时,如果在一定时间内没有按MENU或ADD键时就自动退出设置,并显示时间,而显示响铃的频率时就不会自动退出。
1
基于EDAVerilogHDL的简易数字钟设计报告,用quartus ii 实现数字电子钟,可以实现 时、分、秒走时,并且可以调整时间,闹钟,整点报时等功能。
2021-11-08 19:30:24 2.98MB verilog hdl 语言编写
1
对于数字钟的设计,这里是一些代码供大家参考
2021-11-06 19:33:12 96KB EDA 数字钟
1
采用小规模集成电路实现;EDA技术实现,采用EDA作为主控制外围电路进行电压,时钟控制键盘和LED控制,此方案逻辑电路复杂,且灵活性较低,不利于各种功能的扩展,在对电路进行检测比较困难。
2021-11-05 19:44:27 864KB 整点报时
1
基本功能 1.以数字形式显示时、分、秒的时间; 2.小时计数器为同步24进制; 3.要求手动校时、校分。 4.任意时刻闹钟
2021-11-04 21:28:20 2.32MB 数字钟 FPGA
1
数字钟有闹钟、时间设定、秒表等功能,Verilog编写,分配引脚后可直接使用
2021-11-04 15:58:14 2.45MB 数字钟 Verilog
1
设置闹钟,整点报时,自动对时,4个数码管分别显示时和分,6个led灯显示秒
2021-11-03 12:13:59 1.02MB Verilog HDL 华中科技大学 多功能数字钟
1
一个简易数字时钟,由两个六十进制和一个二十四进制组成
2021-11-02 20:23:17 99KB 数字逻辑 数字钟
1
多功能数字钟Verilog HDL语言设计程序以及该程序语言的注释
2021-11-01 16:44:29 17KB 多功能数字钟 Verilog
1