STM32例程Example_RTC.7z
2021-08-09 13:02:07 187KB STM32例程Example_R
Example_PWR_Standby_RTC.7z
2021-08-07 14:02:07 110KB Example_PWR_Stan
FPGA读写DS1302 RTC实验Verilog逻辑源码Quartus工程文件+文档资料, FPGA为CYCLONE4系列中的EP4CE6E22C8. 完整的工程文件,可以做为你的学习设计参考。 module DS1302( input sys_clk , input sys_rst_n , output DS1302_CE , output DS1302_CLK , inout DS1302_IO , output wire seg_c1 , output wire seg_c2 , output wire seg_c3 , output wire seg_c4 , output wire seg_a , output wire seg_b , output wire seg_c , output wire seg_e , output wire seg_d , output wire seg_f , output wire seg_g , output wire seg_h ); /************************************/ reg [3:0] i ;//ִ�в��� reg [4:0] rc1_data ;//������1������ reg [4:0] rc2_data ;//������2������ reg [4:0] rc3_data ;//������3������ reg [4:0] rc4_data ;//������4������ reg [7:0] isStart ;//��ʼ��־ reg [7:0] rData ;//�����ݴ��� reg [7:0] sec_data ;//������ reg [7:0] min_data ;//������ /************************************/ wire Done_Sig ; //�����ź� wire [7:0] Time_Read_Data ; //�����ʱ������ /************************************/ always @ ( posedge sys_clk or negedge sys_rst_n ) begin if ( !sys_rst_n ) begin i <= 4'd0; //ִ�в������� isStart <= 8'd0; //��ʼ��־���� rData <= 8'd0; //�����ݴ������� end else case( i ) 0: if ( Done_Sig ) begin isStart <= 8'd0; i <= i + 1'b1; end else begin isStart <= 8'b1000_0000; rData <= 8'h00; //���ݼĴ���д��00h end 1: if ( Done_Sig ) begin isStart <= 8'd0; i <= i + 1'b1; end
完整的工程代码,包括keil工程和cubemx配置,每分钟唤醒一次,在此期间也可以通过wakeup引脚唤醒
2021-08-06 15:20:38 1.09MB C stm32
1
PCF8563 rtc 芯片驱动程序,包含rtc_i2c.h和rtc_i2c.c和PCF8563.c和PCF8563.h文件,在stm32f1系列mcu中测试通过,读者可以进行代码移植使用
2021-07-27 17:14:16 8KB PCF8563 rtc 芯片驱动程序
1
1.RTC—定时中断及断电工况下的定时脉冲输出.rar
2021-07-23 09:05:02 5.02MB STM32 RTC 断电输出
1
今天学习到了这里,记录一下
2021-07-21 09:05:31 8.95MB RTC
1
STM32F407休眠,STOP模式,RTC闹钟唤醒以及周期唤醒,外部中断唤醒
2021-07-17 11:04:25 11.62MB STM32F407 RTC 休眠 唤醒
1
stm32f103正点原子精英版OLED-RTC实时时钟显示
2021-07-17 10:02:12 6.17MB stm32 嵌入式开发 实时时钟
STM32实现计时,设置时间,显示时间的功能
2021-07-15 09:05:04 5.1MB C语言 stm32 RTC 开发板