MATLAB疲劳检测(眼部识别,可做眼部,打哈欠,偏头等,构架)设计 (13)设计
1
软件工程-生产实习-阶段性(9-12周 13-16周 17-20周)报告模板20230213.doc
2023-03-21 19:46:53 24KB
1
非常好的机器学习深度学习课件,(十三)RNN和LSTM.pptx
2023-03-19 10:31:52 3.34MB 机器学习 深度学习
1
POSIX Base Definitions.pdf POSIX Base Specifications, Issue 7.pdf POSIX Rationale (Informative).pdf POSIX Realtime and Embedded Application Support.pdf(IEEE std 1003.13-2003) POSIX Shell and Utilities.pdf POSIX System Interfaces.pdf POSIX Technical Corrigendum 1.pdf POSIX Technical Corrigendum 2.pdf
2023-03-16 10:18:57 21.03MB IEEE1003.13 POSIX.1 POSIX
1
3.7嵌入式逻辑分析仪的使用 伴随着EDA工具的快速发展,一种新的调试工具Quartus II 中的SignalTap II 满足了FPGA开发中硬件调试的要求,它具有无干扰、便于升级、使用简单、价格低廉等特点。本节将介绍SignalTap II逻辑分析仪的主要特点和使用流程,并以一个实例介绍该分析仪具体的操作方法和步骤。 3.7.1 Quartus II的SignalTap II原理 SignalTapII是内嵌逻辑分析仪,是把一段执行逻辑分析功能的代码和客户的设计组合在一起编译、布局布线的。在调试时,SignalTapII通过状态采样将客户设定的节点信息存储于FPGA内嵌的Memory Block中,再通过下载电缆传回计算机。 SignalTap II嵌入逻辑分析仪集成到Quartus II设计软件中,能够捕获和显示可编程单芯片系统(SOPC)设计中实时信号的状态,这样开发者就可以在整个设计过程中以系统级的速度观察硬件和软件的交互作用。它支持多达1024个通道,采样深度高达128Kb,每个分析仪均有10级触发输入/输出,从而增加了采样的精度。SignalTap II为设计者提供了业界领先的SOPC设计的实时可视性,能够大大减少验证过程中所花费的时间。
2023-03-10 21:25:04 2.79MB vhdl
1
2.系统类型 3. 阶跃输入下的静态位置误差系数 4. 斜坡输入下的静态速度误差系数Kv 5. 加速度输入下的静态加速度误差系数Ka 1. 稳态误差与输入信号有
2023-03-09 20:28:33 992KB 数学
1
自己写的,省一程序,仅供参考,G431版本
2023-03-09 14:20:52 10.9MB 蓝桥杯 嵌入式 G431 省赛
1
1.解析AndroidNanifest.xml清单文件,解析清单文件中的所有节点信息 2.扫描.apk文件,安装系统应用,安装本地应用等 3.管理本地应用,主要
2023-03-09 09:55:09 3.62MB android
1
包含: 1、TortoiseSVN-1.13.1.28686-x64-svn-1.13.0.msi 2、LanguagePack_1.13.1.28686-x64-zh_CN.msi 先安装SVN,后安装中文简体语言包
2023-03-09 00:07:59 26.15MB SVN
1
Node.js 是一个基于 Chrome V8 引擎的 JavaScript 运行环境。 Node.js 使用了一个事件驱动、非阻塞式 I/O 的模型,使其轻量又高效。
2023-03-08 18:47:32 16.23MB node sdk tools
1