基于FPGA的交通控制灯逻辑电路的设计
2024-06-04 17:07:39 1.37MB fpga
1
通信物理层turbo编码matlab代码,按照FPGA实现逻辑编写,代码中包含coe文件的产生
2024-06-03 11:41:01 2KB matlab FPGA
1
本文设计的基于FPGA的电子密码锁,具有记忆和修改6位密码、输入密码位数指示及防止多次试探密码等功能,与银行卡的原理和功能极其相似,使得密码锁的保密和安全性能进一步增强。最后,给出了在Quartus II软件开发平台上实现密码锁各项功能的仿真图,并在FPGA芯片EP1K30TC144-3上通过了验证。
2024-06-03 10:58:48 271KB
1
FPGA两位显示任意进制计数器(最高100进制)
2024-06-02 20:12:14 4.59MB FPGA
1
TMS320F28374S新建工程文件
2024-06-01 13:11:00 551KB DSP
1
设计工程师通常在FPGA上实现FIFO(先进先出寄存器)的时候,都会使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其针对性变差,某些情况下会变得不方便或者将增加硬件成本。此时,需要进行自行FIFO设计。本文提供了一种基于信元的FIFO设计方法以供设计者在适当的时候选用。这种方法也适合于不定长包的处理。   FIFO在数字通讯芯片领域中有两个主要的作用,缓冲数据和隔离时钟。对于FIFO的设计,关键的问题是如何实现RAM的读写双方的信息交换。一般情况下,设计者都直接调用厂商为自己的FPGA专门打造的FIFO核。基本单元是FIFO所使用的RAM的读写操作的单元,如一个字
2024-06-01 09:10:05 89KB
1
数字中频正交采样的FPGA实现
2024-05-31 13:22:50 8.74MB FPGA
1
学习DSP的书籍,带有目录,讲解得很详细。推荐大家下载学习。
2024-05-30 00:05:29 45.07MB DSP 数字信号处理
1
xilinx-Vivado_license-2037.lic
2024-05-29 09:18:50 854B fpga开发
1
为解决DSP芯片程序更新烧录问题,本项目通过串口通信,实现对DSP芯片28377s程序的烧写。文件中包含上位机程序以、下位机程序以及注意事项,能够清晰理解烧录流程。
2024-05-28 15:29:08 5.22MB
1