0 引言   在数字接收机中,为了在抽样判决时刻准确判决发送过来的码元,需要提供一个确定抽样判决时刻的定时脉冲序列。这个定时脉冲序列的重复频率必须与发送的数码脉冲序列一致(即接收、发送双方必须同步,具有相同的主频率),同时在判决时刻对接收码元进行抽样判决。这样的定时脉冲序列称为码元同步。   16QAM(Quadrature Amplitude Modulation)接收机要完成16QAM信号的解调首先要完成码元同步,再通过随后的均衡、载波恢复等模块完成信号的解调。因此码元同步算法的实现是至关重要的一部分。   1 码元定时同步原理及其在ADS中的设计   数字化的解调器中,经过下变频
1
为提高无线通信系统的接收灵敏度,低噪声放大器的设计尤为重要。基于Avago 公司的高电子迁移率晶体管
ATF54143 芯片的2.4G~2.5G ISM 频段范围低噪声放大器的设计,采用安捷伦公司的ADS 软件设计、制作原理图
并进行仿真,然后利用Cadence 公司的Allegro SPB 软件设计并制作原理图和PCB 版图,最后将PCB 版图导入到
安捷伦公司的ADS 系列软件中进行联合仿真,反复调整得到的仿真结果显示放大器工作在绝对稳定状态,噪声系
数(NF)低于0.7,增益可达15dB。
2022-06-09 15:36:41 1.56MB ATF54143 ADS Cadence 联合仿真
1
ADS使用记录之E类功放设计(中) 具体见博客:https://blog.csdn.net/weixin_44584198/article/details/125180199 频率范围:2.4Ghz 输出功率:10w(40dbm) 回波损耗:小于-15db 漏极效率:大于百分之70
2022-06-09 14:03:40 11.77MB 射频功率放大器
1
课程设计报告——基于ads的微带滤波器设计.doc
2022-06-08 12:00:44 581KB 文档
参考博客:https://blog.csdn.net/weixin_44584198/article/details/125147736?csdn_share_tail=%7B%22type%22%3A%22blog%22%2C%22rType%22%3A%22article%22%2C%22rId%22%3A%22125147736%22%2C%22source%22%3A%22weixin_44584198%22%7D&ctrtid=gY1Gd 进行了理论分析并基于理论设计了一个理想的E类功放,工作频率2.4Ghz,效率85%,增益12.5db
2022-06-07 13:05:12 803KB 功率放大器
1
书中包含了大量工程实例,包括匹配电路、滤波器、低噪声放大器、功率放大器、混频器、频率合成器、功分器、耦合器、射频控制电路、RFIC电路、TDR电路、通信电路等仿真实例,最后还介绍Momentum电磁仿真和微带天线仿真的方法及工程实例,涵盖范围广,工程实用性强。
2022-06-07 08:08:05 30.28MB ADS 射频 电路设计
1
TDK等大厂的ADS模型,需要更多ADS资源的都可以通过CSDN平台联系我,感谢平台的提供者!
2022-06-06 09:05:41 18.61MB 123
1
参考博客:https://blog.csdn.net/weixin_44584198/article/details/123968813?csdn_share_tail=%7B%22type%22%3A%22blog%22%2C%22rType%22%3A%22article%22%2C%22rId%22%3A%22123968813%22%2C%22source%22%3A%22weixin_44584198%22%7D&ctrtid=D8bLP 中心频率:2.4Ghz 输出功率:10w(40dbm) 回波损耗:小于-15db 漏极效率:大于百分之75 TOI/IP3:-45dbm
2022-06-05 14:04:12 14.94MB 电磁场
1
主要基于ADS设计5.2GhzLNA的实例教程,教你一步步完成最后的设计。
2022-06-01 10:31:44 1.79MB ADS LNA 设计实例
1
嵌入式体系结构及接口技术:ARM ADS集成开发环境.ppt
2022-06-01 09:03:16 360KB arm 文档资料 嵌入式硬件