数字中频正交采样的FPGA实现
2024-05-31 13:22:50 8.74MB FPGA
1
xilinx-Vivado_license-2037.lic
2024-05-29 09:18:50 854B fpga开发
1
基于FPGA的PS端的Si5340的控制文件,包括控制函数和头文件
2024-05-28 15:24:55 2KB fpga开发
1
课题目标:按行驶里程收费,起步价为6.00元,并在车行3公里后再按2元/公里计算车费; 实现模拟功能:能模拟汽车启动、停止; 主要内容:利用FPGA来实现出租车计费器,使用FPGA来开发数字电路,可以大大缩短设计时间,减少PCB面积,提高系统的可靠性。同时由于FPGA的功能完全取决于VHDL语言编写的程序,不拘泥于某种芯片的特殊指令,更加提高了产品的更新换代能力。出租车计费器系统是VHDL语言的实际应用,利用VHDL语言设计出来的出租车计费器系统将实现计程模块、计时模块以及动态扫描模块等设计方法与技巧。计程模块将用计数器来完成,计数器对脉冲数计数,然后提供给程序数据。通过不同的信号,然后用比较器可以让我们确定出租车是在车行计程还是车停计时。再将数据传输到计费模块,通过多种条件判定,最后确定输出值,然后相加确定最后的费用,并显示出来。
2024-05-27 10:55:01 12.69MB fpga开发 毕业设计
1
XDU软工院选FPGA第六次实验.docx
2024-05-24 17:37:48 3.48MB fpga开发
1
XDU软工院选FPGA第五次实验.docx
2024-05-24 17:33:14 416KB fpga开发
1
XDU软工院选FPGA第四次实验.docx
2024-05-24 17:30:36 264KB fpga开发
1
XDU软工院选FPGA第三次实验.docx
2024-05-24 17:29:13 58KB fpga开发
1
XDU软工院选FPGA第二次实验.docx
2024-05-24 17:27:56 219KB fpga开发
1
XDU软工院选FPGA第一次实验.docx
2024-05-24 17:23:47 15KB fpga开发
1