数字逻辑设计及应用教学课件:5-1 verilog HDL-CHENYU.ppt
2022-06-16 20:00:18 3.29MB 计算机 互联网 文档
串并转换Verilog HDL FPGA,为了你能认真读代码,测试程序请自己编写,改代码经过调试正确
2022-06-13 20:50:12 2KB 串并转换Verilog HDL FPGA
1
12均匀分布随机数的Verilog HDL语言程序设计
2022-06-13 18:05:30 15KB 文档资料
Verilog HDL模型的不同抽象级别.ppt
2022-06-13 09:05:09 3.57MB Verilog
移位相加法乘法器设计原理是从被乘数的最低位开始判断,若为1,则乘数左移i(i=0,1...(WIDTH-1))位后,与上一次和相加;若为0,则乘数左移i位后,以0相加,直至被乘数的最高位。
2022-06-11 10:43:47 2KB 串行乘法器
1
y86_processor 在Verilog HDL上构建并仿真的Y86处理器
2022-06-10 23:46:29 2KB Verilog
1
该书为verilog大师级人物的著作,相信对verilog的初学者和工程技术人员有很大帮助!
2022-06-07 15:11:58 4.62MB Verilog HDL
1
键盘是最常用人机接口设备之一,在嵌入式系统中有着相当广泛的应用。一般自行设计的简易矩阵键盘仅仅是按行、列排列起来的矩阵开关。当需要较多的按键时,则会占用较多的I/O 端口,在软件上则要进行上电复位按键扫描及通信处理,而且还要加上按键的去抖动处理,增大了软硬件开销。而PS/2 键盘,内嵌自动去除按键抖动设计,自动地识别键的按下与释放,软硬件开发简便,价格便宜,稳定可靠,将PS/2 键盘作为嵌入式系统的输入设备已经成为可行的方案。 本设计是以现场可编程逻辑器件(FPGA)为核心的PS/2接口键盘的输入识别电路。利用QuartusⅡ软件编写verilog HDL硬件描述语言程序以实现键盘部分简单键值的识别与输出。本设计主要以程序为核心,硬件电路的搭建使用FPGA实验箱,将程序顶层文件里定义的输入输出端口与实验箱管脚进行相应的配置,除实验箱上的reset键以外,外设是一个与实验箱通过PS/2接口相连的键盘。当系统上电后,实验箱上的数码管可以依次显示从键盘上输入的键值,并具有数码管清零功能。
2022-06-04 08:29:25 246KB PS/2 键盘识别 verilog HDL
1
基于Verilog_HDL语言的课堂智能响铃系统设计 摘 要: 本设计是基于Verilog HDL语言设计的一个课堂智能响铃系统。一直以来,课堂响铃都是学校管理工作中不可或缺的重要组成部分,随着集成电路等电子技术的发展,课堂智能响铃系统具有走时精度高、性能稳定、实用方便等优点。本次设计基于EDA使用Verilog_HDL语言设计和实现智能打铃系统,系统具有调节小时、分钟及清零的功能以及整点报时功能。在本次设计中,系统开发平台为MAX +plusⅡ,硬件描述语言是Verilog HDL。依据Verilog HDL语言设计的模拟智能响铃系统,根据输入,观察输出及仿真。设计方案和设计平台完成了程序编写和程序调试,通过运行程序及时序波形的仿真有效验证了设计的正确性,初步实现了设计目标。 关键词: 课堂智能响铃系统;Verilog HDL;EDA;MAX +plusⅡ
2022-05-30 19:24:31 471KB 响铃系统 VHDL EDA MAX
1
CPu的课程设计,可实现加减,移位,乘法等功能。
2022-05-30 18:15:02 2KB verilog-HDL;
1