这是很好的学习fpga的资料,一定会对你有很好的帮助哦
2023-04-15 13:56:46 10.57MB FPGA开发全攻略
1
任务要求设计一个智能赛道计时器,基本功能如下: (1)分、秒及百分秒(0.01s)计时和显示。 (2)具有启动功能,启动信号有效,开始计时;5个停止计时按键,按下按键即停止相应赛道的计时。 (3)对5个赛道选手排名,并具备成绩显示功能。 (4)具有清零功能,当复位归零信号有效时,显示全部为零。
2023-04-14 08:44:35 6.08MB fpga开发 课程设计
1
一个HLS设计的卷积神经网络加速器,并在zynq7020开发板上部署成功。数据集采用的是MNIST手写体,加速的网络为一个拥有4层卷积,2层池化和1层全连接层的自定义小网络,适合初学者学习。
2023-04-11 20:59:26 76.05MB fpga开发 cnn 人工智能 神经网络
基于ZYNQ实现了软硬协同的硬件加速器系统,实现对于LeNet-5卷积神经网络识别MNIST手写集的加速。PL端实现卷积层、池化层、全连接层的并行加速,PS端实现验证测试流程的控制。两者通过AXI总线连接,实现控制信识别结果的传递
2023-04-11 20:24:40 58.97MB fpga开发
1
基于FPGA的数字时钟设计毕业设计论文 技术指标: 1.具有正常的日时分秒技术显示功能,用七个数码管分别显示日,时,分,秒。 2.有按键校日,校时,校分,校秒。 3.利用led模拟整点报时功能。 4.起始时间为周一00.00.00。
2023-04-11 18:58:21 8.31MB 毕业设计 fpga开发 数字时钟 课程设计
1
1. 掌握基于 Vivado 的数字逻辑电路设计流程 2. 熟练使用 SystemVerilog HDL 的行为建模方法对组合逻辑电路进行描述 3. 熟练使用
2023-04-10 23:15:03 436KB fpga开发 操作系统 windows ubuntu
1
链接:https://blog.csdn.net/lihuanyu520/article/details/1271080 本实验旨在教授卷积运算单元的设计和搭建,涉及到 FPGA 编程、Verilog HDL 编程等技术。本实验要求学生具备数字电路设计和 Verilog HDL 编程的基础知识,并且熟悉 Vivado 开发环境和 ZYBO 开发板。 该实验使用场景主要包括图像处理、信号处理、神经网络加速器等领域。通过本实验,学生们可以深入了解 FPGA 的原理和应用技巧,掌握卷积运算单元的设计方法和实现方式,并在 ZYBO 开发板上实际搭建一个简单的卷积运算单元。此外,在实验中,学生还将学习到如何使用 Vivado 开发环境进行 FPGA 设计和验证,并且能够在实验过程中进行调试和优化。 对于电子工程、计算机科学等专业的高年级本科生或研究生而言,参加本实验不仅可以提高他们的综合应用能力和创新思维水平,而且还能够帮助他们更好地理解数字电路设计和 FPGA 编程的相关知识,并加深对神经网络加速器等领域的理解。此外,本实验也适合那些对图像处理、信号处理等领域感兴趣的人进行学习和探索。
2023-04-09 15:46:21 89.63MB fpga开发 编程语言 软件/插件
1
安路开发板资料
2023-04-09 11:35:59 2.45MB 原理图
1
基于quartusii和modelsim的verilog入门案例源码 基础实验_01_多路复用器 :4通道8位带三态输出 基础实验_02_多路解复用器 :4通道8位带三态输出 基础实验_03_编码器 :8位输入3位输出编码器 基础实验_04_优先编码器 :8位输入3位输出高位优先 基础实验_05_译码器 :3位输入8位输出译码器 基础实验_06_优先译码器 :优先译码器 ..........................................................................
2023-04-07 10:08:51 20.68MB fpga开发 quartusii modelsim verilog入门
16位可逆加减计数器设计,某知名984.5的FPGA课程大作业,quartus II + modelsim 仿真
2023-03-24 15:34:05 6.64MB 文档资料 fpga开发
1