用FPGA实现数字锁相环,开发环境为ISE-Using FPGA digital phase-locked loop, development environment for ISE
2022-06-23 20:03:33 138B FPGA
硬件描述语言,veriloga实例,包含运算放大器,锁相环等模块。
1
1、资料包含一阶环路设计说明,一阶环路Matlab程序,matlab程序模拟FPGA工作方式,对各变量进行了量化处理。 2、包含了FPGA工程,可直接运行查看仿真结果,使用Vivado2015.4.2版本
2022-06-22 16:23:53 26.91MB 一阶锁相环 Matlab FPGA Vivado
1
射频通信电路:第十一讲 锁相环.pdf
2022-06-22 09:05:05 1017KB 射频通信电路
射频通信电路:第十一讲 锁相环 2015.pdf
2022-06-22 09:05:04 2.37MB 射频通信电路
锁相环频率合成器设计与Simulink仿真.doc
2022-06-20 15:06:27 16KB
matlab开发-模拟锁相环。LQR的Simulink块
2022-06-20 09:36:51 17KB Simulink基础
1
应用于谐振式光纤陀螺的双相位锁相放大器的设计
2022-06-19 10:53:58 262KB 研究论文
1
PMSM永磁同步电机同步旋转坐标下SMO+PLL无感仿真模型 基于PLL的转子位置估算 MATLAB2014B以上 保证可以正常运行
1
【由周立功编写的ARM7嵌入式系统图书教材《深入浅出ARM7---LPC213X LPC214X》配套的基础实验程序实例全部代码!!!】
1