使用Verilog HDL语言编写的偶分频器代码
2021-09-14 13:05:45 983B VerilogHDL语言
1
分频电子分频器设计图,由multisim软件制作。相信有一定的参考价值。
2021-09-14 12:31:26 345KB 三分频 电子分频器 Multisim文件
1
2011年TI电子设计比赛题目,包括详解与分析,波形。
2021-09-14 07:58:00 835KB 模拟电路
1
EP4CE22F17C8 CYCLONE4E FPGA PLL锁相环时钟分频+LED闪灯实验Verilog源码Quartus13.1工程文件 //LED闪烁逻辑产生模块 module led_controller( clk,rst_n, led ); //时钟和复位接口 input clk; //25MHz输入时钟 input rst_n; //低电平系统复位信号输入 //LED指示灯接口 output led; //用于测试的LED指示灯 //////////////////////////////////////////////////// //计数产生LED闪烁频率 reg[23:0] cnt; always @(posedge clk or negedge rst_n) if(!rst_n) cnt <= 24'd0; else cnt <= cnt+1'b1; assign led = cnt[23];
论文-多功能数字频率计的设计 摘要 频率计是一种被研究者经常使用的器件。其被使用在航天、数学、自动化测试技术等各种领域,由于其使用的是十进制计数法来显示测量结果,所以其具有准确、快捷、直观的特点。目的是为了测量以一些常见波的频率值例如正弦波和三角波。 本文目的是为了把本人对频率计的认识和使用,设计出一种频率计可以测量多种信号的频率,此频率计以STC89C52为基础运用单片机的知识,对信号进行收集和分析在此同时把接收到的信号结果在LCD1602液晶显示器上显示让研究者能够直观的了解信号的频率。 STC89C52单片机是通过把数字信号转换成方波信号,之后对其进行整流,使用的是施密特触发器,其中74HC390芯片的作用是对信号进行分频,目的是为了由于此单片机处理频率的能力有限用此芯片降频率降低一百倍,再送去给52单片机处理如果高于200HZ就分频,之后再进行处理把原有频率还原。 关键词 单片机;LCD显示屏;分频
可以实现计数和偶数分频,简单实用的小技术,还可以实现任意整数带小数分频
2021-09-07 14:33:02 62KB verilo
1
DDS产生双频正弦波
2021-09-05 13:03:48 14.09MB FPGA DDS 正弦波 时钟分频
1
行业-电子政务-任意分频比时钟产生电路.zip
行业-电子政务-分频器电路及分频器.zip
集中上传了几篇关于FPGA实现小数分频的论文。希望对大家有帮助。
2021-08-24 16:45:46 1.27MB FPGA 小数分频 论文 实现
1