基于FPGA的信号发生器,产生了正弦波,方波,锯齿波和三角波四种波形,按下一次按钮,波形切换一次。按下另一个按钮,改变波形的频率
2023-02-24 14:01:25 10.04MB dds波形发生器 fpga verilog 信号发生器
1
设计采用Altera公司CycloneII系列EP2C5Q208作为核心器件,采用直接数字频率合成技术实现了一个频率、相位可控的基本信号发生器。该信号发生器可以产生正弦波、方波、三角波和锯齿波四种波形。仿真及硬件验证的结果表明,该信号发生器精度高,抗干扰性好,此设计方案具有一定的实用性。
2022-11-10 10:45:50 901KB FPGA 波形信号发生器 DDS
1
我们小组共了一个月做的DDS,程序核心用的是Verilog HDL,有仿真波形,输出正弦波,方波,及三角波,步进可调.频率范围1HZ--10MHZ
1
2011年TI杯电子设计大赛项目总结报告
2022-09-20 17:02:30 3.86MB MSP430控制 基于DDS 波形发生器
1
基于DDS技术的函数波形发生器,内容详细,包含源码及相关硬件电路,
2022-06-13 00:57:59 319KB DDS 波形发生器
1
系统基于DDS(直接数字频率合成技术),以FPGA和单片机为控制核心,与外围电路连接,构成了一个多功能信号发生器。其中包括正弦波、三角波、锯齿波、方波,乃至任意波形的产生
2022-05-11 17:18:46 407KB DDS,FPGA,波形发生器
1
原理图,PCBA套件,使用说明书,相关芯片资料, 产品二次开发烧录工具连接说明, FPGA+STM32F429开源程序 STM32F429
2021-12-27 12:01:33 12.86MB STM32F429 EP4CE6E22 AD9288 AD9833
verilog HDL 编写的DDS(数字频率合成)模块,有注释 DDS 波形发生 Verilog 数字频率合成 Xilinx
2021-11-04 11:43:00 3KB DDS 波形发生 Verilog 数字频率合成
1
引脚图如下: MR->P2.7 UD->P2.6 WR->P2.5 SP->5V/3V --------- A5->P6.7 A4->P6.6 A3->P6.5 A2->P6.4 A1->P6.1 A0->P6.0 --------- D7->P4.7 D6->P4.6 D5->P4.5 D4->P4.4 D3->P4.3 D2->P4.2 D1->P4.1 D0->P4.0 ----------(如果只需要点频 以下可不接) FSK->P3.7 OSK->P3.6 RD->P3.5
2021-11-04 10:31:53 137KB AD9854 DDS 波形发生器 msp432
1
基于VHDL语言设计的DDS波形,数字频率计
2021-09-16 12:19:40 44KB DDS VHDL
1