基于ti KeyStone C66x多核定点/浮点DSP TMS320C665x,单核TMS320C6655和双核TMS320C6657管脚pin to pin兼容,同等频率下具有四倍于C64x+器件的乘累加能力; 主频1.0/1.25GHz,每核运算能力可高达40GMACS和20GFLOPS,包含2个Viterbi协处理器和1个Turbo协处理解码器,每核心32KByte L1P、32KByte L1D、1MByte L2,1MByte多核共享内存,8192个多用途硬件队列,支持DMA传输;
2024-07-14 11:24:00 1.19MB 图像采集 DSP
1
针对TI的C6000系列,或者TI的SOC芯片上面集成的C6000DSP,说明如何进行编程和优化,使得代码高效率、充分发挥硬件的性能。(总共包含3个说明文档)
2023-06-05 22:22:25 2.08MB TI C6000 DSP
1
学习C66XDSP的可以借鉴,主要内容是DSP的各种外设接口介绍以及如何使用,对初学者帮助很大
2023-03-16 11:04:39 87MB C66X
1
广州创龙电子科技有限公司 中国C 6 6 x D S P 多核开发培训 2018 C hina C 6 6x M u 11 i - co re D e v e lo p m e n t T ra in ing
2022-09-09 15:58:27 10.39MB C66x  DSP 多核开发 培训
1
c6678EVM 对 8 核 DSP 的加载做研究分析和局部优化。优化后的方法解决了 TI 工具链隐藏的一些兼容 10 性问题同时使得多核启动变得更加方便快捷。
2022-04-23 23:55:59 380KB c6678
1
DSP图像处理视觉库,有很多可以用的函数,相对IMGlib,函数更多,更全面,希望对DSP图像处理的研究有意义。
2022-03-27 10:03:49 84.89MB VLIB3
1
1 开发板简介  处理器架构先进:基于TI KeyStone C66x多核定点/浮点TMS320C6678 DSP,集成了8个C66x核,支持高性能信号处理应用;  运算能力强:每核心主频1.0G/1.25GHz,单核可高达40GMACS和20GFLOPS,每核心32KB L1P、32KB L1D、512KB L2,4MB多核共享内存,8192个多用途硬件队列,支持DMA传输;  网络性能优越:支持双千兆网口,带有由1个数据包加速器和1个安全加速器组成的网络协处理器;  拓展资源丰富:支持PCIe、SRIO、HyperLink、EMIF16等多种高速接口,同时支持I2C、SPI、UART等常见接口;  连接稳定可靠:80mm*58mm,体积极小的TMS320C6678核心板,采用工业级高速B2B连接器;  开发资料齐全:提供丰富的开发例程,入门简单,支持裸机和SYS/BIOS操作系统。
2022-03-14 23:19:36 2.17MB TMS320C6678
1
ti C66x DSP Multicore Share Memory Controller多核共享内存控制器及其中文译文,由于英语水平有限,有翻译不当和错漏之处敬请见谅。
2022-03-09 10:36:04 4.09MB ti C66x DSP multicore
1
基于TI的SPI驱动编写,AM5728的DSP核(C66X)驱动AT25640B存储芯片的程序,实现AT25640B的读和写。软件编译平台是CCS8.3.
2021-10-13 10:36:11 4.72MB AM5728 C66X MCSPI AT25640B
1
TMS320C66x汇编指令集 The TMS320C66x is the next-generation fixed and floating-point DSP. The new DSP enhances the TMS320C674x, which merged the TMS320C67x+ floating point and the TMS320C64x+ fixed point instruction set architectures.This document describes the CPU architecture, pipeline, instruction set, and interrupts of the C66x DSP.
2021-09-29 16:46:27 8.43MB DSP C66x 嵌入式 算法
1