一个简单的节拍CPU设计,支持MOV,MVI等10条指令,VHDL语言设计,附带波形模拟~~
2022-12-28 12:54:56 1.04MB 16位CPU VHDL
1
SCAMP CPU 我想用TTL芯片制作CPU。 此存储库可能是Verilog源,KiCad文件,文本注释和软件的松散连接集合。 它称为“ SCAMP”,其含义类似于“简单计算和算术微编码处理器”。 计划 在Verilog中创建CPU,每个部分都有一个测试平台。 用仅使用74xx兼容原语(例如 )但仍通过测试平台的Verilog替换原始Verilog。 将74xx-Verilog转换为KiCad原理图。 建立CPU 当我弄清楚CPU实际如何工作时,步骤1到3可能会经历几次迭代,但是希望步骤4只会发生一次。 如果第4步需要进行的次数不止一次,则它将永远无法完成。 当前状态 我已经完成了Verilog的编写,并认为我已经决定了总体CPU架构(请参见下图)。 我对指令集感到非常满意,请参阅 (可从在线获得)-但指令集是使用微码实现的,因此更改相对便宜。 我在这里有一些博客文章:
2022-04-12 12:11:11 8.16MB G-code
1
CPU是广泛使用的串行数据通讯电路。本设计包含发送器、接收器和波特率发生器。设计应用EDA技术,基于FPGA/CPLD器件设计与实现CPU。本文利用Quartus Ⅱ软件仿真环境,基于FPGA(现场可编程门阵列)/CPLD(复杂可编程逻辑器件)设计与实现16位CPU的设计方案。
2021-12-28 15:08:36 358KB QUARTUS FPGA/CPLD CPU
1
计算机组成原理_基于VHDL语言开发的16位CPU源代码,适用于计算机科学与技术A班的同学课程设计参考使用,可以相互学习,借鉴,共同进步。
2021-12-18 11:02:08 485KB 计算机组成原理
1
一个简单的节拍CPU设计,支持MOV,MVI等10条指令,VHDL语言设计,附带波形模拟
2021-09-07 09:08:07 1.02MB 16位CPU VHDL
1
详细的十六位cpu设计实现代码,是对计算机专业计算机原理实验很好的启发模板,Xilinx工程文件,访问内存以及alu等部件
2021-09-05 15:47:32 1.04MB cpu 十六位 内存访问 译码
1
使用Logisim来创建一个16位多时钟周期CPU。实现基本的CPU指令。SUB,AND,OR等10多个。
2021-07-04 10:21:56 6.94MB Logisim 16位 CPU
1
16位CPU设计论文(含程序清单及原理) 基于VHDL状态机
1
16位CPU综合设计16位CPU综合设计
2021-07-01 18:17:09 544KB 16位CPU综合设计
1
一个简单的节拍CPU设计,支持MOV,MVI等10条指令,VHDL语言设计,附带波形模拟~~ 一个简单的节拍CPU设计,支持MOV,MVI等10条指令,VHDL语言设计,附带波形模拟~~
2021-06-26 16:53:22 1.02MB 16位CPU VHDL
1