源文件+报告
2024-06-11 20:11:38 13.37MB 重庆理工大学
1
计算机组成原理实验】单周期cpu的实现_源码文件,平台:vivado single_cycle_cpu.rar
2024-06-09 18:28:44 8KB 计算机组成原理 Verilog 单周期CPU
1
使用 Logisim 来创建一个16-位单时钟周期 CPU。 制作一个寄存器组(也称寄存器文件)模块(组件)。 制作一个 ALU,该 ALU 暂时可以仅实现 ADD,SUB,AND,OR 四种运算 制作一个下一条指令的逻辑,即 PC(程序计数寄存器)的逻辑 CPU 包括以下器件: 1)寄存器文件 2)PC 寄存器及每时钟周期 PC+1 的逻辑(需要认真阅读一下后面的说明) 3)ALU 4)指令内存(为了简单,建议你使用系统提供的 ROM,而不是 RAM)
2024-06-07 09:00:45 19KB 计算机组成原理 logisim mips cpu
1
头哥-计算机组成原理实验实验一-logisim:4位快速加法器,circ文件,可以用logisim打开,也可用记事本打开。
2024-06-05 11:06:34 639KB logisim 计组实验
1
在模拟器上实现在任意访存块地址流下Cache存储器的存储过程,并求出命中率 要求如下: 1.Cache—主存:映像方式要实现全相联、直接映象、组相联方式三种方式,并选择每一种映像方式下输出结果;替换算法一般使用LRU算法。 3.求出命中率;显示替换的全过程;
1
采用头歌平台上华中科技大学设计的实验。本校本届需要完成的实验是数字逻辑——交通灯系统设计(HUST)、运算器设计(HUST)、存储系统设计(HUST)、MIPS CPU设计(HUST)
2024-05-25 22:42:04 382KB 毕业设计
1
免费下载,请自取,文件用txt打开! 实验目的 帮助学生掌握快速加法器中先行进位的原理,能利用相关知识设计4位先行进位电路,并利用设计的4位先行进位电路构造4位快速加法器,能分析对应电路的时间延迟。 需要注意的是不同教材上传递函数P略有差异,部分教材传递函数P是逻辑或关系,本实验采用的是异或逻辑。 实验内容 在 Logisim 中打开 alu.circ 文件,按照图中定义的输入输出引脚,在对应子电路中实现可级联的4位先行进位电路。其中 Gi,Pi 为进位生成函数和传递函数,Cin 为进位输入,C1~C4 为进位输出,G,P 为成组进位生成函数和成组进位传递函数。 电路测试 完成实验后,利用文本编辑工具打开 alu.circ 文件,将所有文字信息复制粘贴到 Educoder 平台的 alu.circ 文件中,再点击评测按钮即可进行本关测试。平台会对你设计的电路进行自动测试,为方便测试,请勿修改子电路封装,注意PGinput应该是GPinput。。 具体就是这样,加油加油加油加油,点个赞吧,让我白嫖个赞,谢谢谢谢谢谢
2024-05-23 12:08:43 630KB html
1
武汉理工大学计算机组成原理实验报告
2024-05-22 21:36:16 11.98MB 武汉理工大学 计算机组成原理
1
TEC-2000教学计算机仿真软件(16位机组合逻辑)/16位机组合逻辑模拟程序可以仿真实验箱的基本指令和扩展指令,完成计算机组成原理课程的相关实验
2024-05-17 16:30:12 444KB TEC-2000 计算机组成原理 汇编
1
【拯救者】计算机组成原理速成最终版B站搜索.pdf
2024-05-07 20:25:28 36.33MB
1