1、设计一个四位算术逻辑运算器,该运算器由函数发生器和全加器构成。其中函数发生器的输出Xi、Yi与输入量Ai、Bi之间的关系如下表-1所示,由表可以看出Yi由S1 S2决定,Xi由F 3决定。 表-1 函数发生器功能表 S1 S2 Yi S3 Xi 0 0 / Ai﹒Bi 0 Ai+Bi 0 1 0 1 Ai+/Bi 1 0 Ai﹒Bi 1 1 Ai﹒/Bi 2、分析所给函数发生器功能表,根据该表设计函数发生器逻辑电路,并将该函数发生器与全加器组合成一个算数逻辑运算单元。 3、通过multisim仿真平台进行绘制原理图及完成仿真,得出所设计的ALU的功能,并绘制该ALU的功能表。
2021-12-11 16:07:04 916KB multisim 算术逻辑运算单元
1
8位可控加减法器设计、32位算术逻辑运算单元ALU设计、四位先行进位74182、四位快速加法器 、8位快速加法器、16位快速加法器、5位阵列乘法、6位补码阵列乘法器等电路,已画好。alu自动测试是100分。
2021-03-30 11:37:57 710KB logisim 计算机组成原理 实验
1
.circ文件。华中科技大学计算机组成原理实验二运算器实验Logisim源文件,里面有8位可控加减法器设计、32位算术逻辑运算单元ALU设计、四位先行进位74182、四位快速加法器 、8位快速加法器、16位快速加法器、5位阵列乘法、6位补码阵列乘法器等电路,已经连接画好了。alu自动测试是100分。
1