本文主要在事件驱动思想的基础上提出了对电荷泵锁相环锁定时间进行快速仿真的方法,并且用Matlab语言实现了模型。
2024-04-02 02:05:12 73KB
1
鉴频鉴相器是电荷泵锁相环的关键模块。死区表征鉴频鉴相器对两个输入信号最小相位差的鉴别能力,会使锁相环的杂散特性恶化,是鉴频鉴相器主要的设计考虑之一。基于TSMC 0.18 μm RF CMOS工艺,设计了一款具有新型延时单元的无死区鉴频鉴相器。该延时单元基于传输门及反相器设计,利用3位数字控制,实现8种不同的复位延时,可灵活配置,有效消除死区。其具备占用面积小、结构简单、易扩展和易移植等特点。仿真结果表明,设计的鉴频鉴相器具备消除死区的能力,能够应用于锁相环电路。
2023-05-18 15:10:11 585KB 电荷泵锁相环
1
基于Simulink行为仿真的4GHz CMOS电荷泵锁相环设计
2023-03-27 17:28:03 3.97MB 研究论文
1
导读:本文设计了一种高性能CMOS电荷泵锁相环电路,通过对传统电荷泵电路的改进,提高了充放电电流的匹配性,有效抑制了锁相环输出的相位偏差,提高了环路的稳定性。   锁相环(phase-locked loop,PLL)是一个闭环负反馈系统,能够准确地产生一系列与参考频率同相位的频率信号,是现代通信及电子领域中必不可少的系统之一,通常被用于频率合成、同步信号产生、时钟恢复以及时钟产生等。电荷泵锁相环(charge pump phase-locked loop,CPPLL)因其自身所具有的开环增益大、捕获范围宽、捕获速度快、稳定度高和相位误差小等优势,现已广泛应用在无线通信领域中。   在整个电
2023-03-08 16:35:11 714KB 改进型的CMOS电荷泵锁相环电路
1
应用电荷泵锁相环系统的等效噪声模型,分析电荷泵锁相环相位噪声在不同频率段的功率谱密度。据此得到相位噪声的功率谱密度与频率关系的模拟曲线。分析与模拟的结论指出环路噪声具有低通特性,而VCO噪声在低频区衰减明显,在设计锁相环路时需要综合考虑环路和VCO两种噪声的影响,然后才能确定环路带宽。该结论对于电荷泵锁相环的相位噪声与环路带宽设计具有一定的参考意义。
1
0引言引言随着集成电路技术的迅猛发展,国内外已发表大量关于锁相环的相位噪声分析文献。文献[1-3]虽然是对锁相环系统的相位噪声进行分析,但仅仅给出压控振荡器的相
2022-08-21 19:21:50 416KB 电荷泵锁相环
1
一种低功耗射频CMOS电荷泵锁相环的设计。。。。。。。。。。。。。。。。。
1
导读:本文首先介绍了锁相环系统的工作原理,其次重点分析了传统电荷泵电路存在的一些不理想因素,并在此基础上,提出了一种改进型的电荷泵电路,减小了锁相环的相位误差。此外,通过设计倍频控制模块,扩大了锁相环的锁频范围。   本文设计了一种宽频率范围的CMOS锁相环(PLL)电路,通过提高电荷泵电路的电流镜镜像精度和增加开关噪声抵消电路,有效地改善了传统电路中由于电流失配、电荷共享、时钟馈通等导致的相位偏差问题。   设计了一种倍频控制单元,通过编程锁频倍数和压控振荡器延迟单元的跨导,有效扩展了锁相环的锁频范围。该电路基于Dongbu HiTek 0.18μm CMOS工艺设计,仿真结果表明,在1
1
基于Simulink行为仿真的4GHz CMOS电荷泵锁相环设计
2021-10-03 15:53:27 3.25MB 研究论文
1
电荷泵锁相环mathcad设计文档,用于快速原型设计
2021-04-13 20:13:38 149KB pll
1