电子信息工程通信课程设计(2FSK包络检波).doc
2023-12-25 20:38:57 248KB
1
一、二极管与三极管包络检波 1. 基本电路:二极管与三极管包络检波电路如图3-5所示。 图3-5是两种包络检波电路,图(a)采用二极管作为整流用非线性元件,图(b)采用晶体管。如果输入的调幅波具有图3-6(a)所示波形,那么经整流后其波形如图(b)所示。为了获得调制信号,还要用滤波器滤除载波分量。 VD RL C2 T i + us _ + uo _ 非线性 器件 低通 滤波器 C1 (a) 二极管检波电路 V RL C2 T ic + us _ + _ 非线性 器件 低通 滤波器 uo Ec (b) 晶体管检波电路 图3-5 包络检波电路 C1
2023-03-15 20:48:16 1.16MB 调制解调
1
FPGA的AM调制解调源码,其中FIR滤波器根据MATLAB设计。 【AM_jietiao】文件是基于zynq-7000系列,但没有涉及AD与DA,只是单纯的仿真。 【AM包络检调制解调_Vivado源码】文件基于Artix-7系列,从AD读入信号后,进行AM调制,并解调DA输出。
2023-02-02 20:00:47 94.71MB fpga AM调制解调 包络检波 zynq
1
用matlab完成包络检波,可以实现整个过程,适合初学者。
1
压缩包中包含 二极管包络检波.ms14 基级调幅电路.ms14 集电极调幅电路.ms14 抑制载波双边带.ms14 供大家参考学习
1
二极管包络检波仿真和文档
2022-05-04 09:00:33 4.66MB multisim
FPGA实现2FSK调制、包络检波解调、位同步的Vivado工程,包括完整的Vivado工程文件和MATLAB的仿真与设计文件; 输入比特速率1Mbps,采样频率50MHz,FskMod.v模块实现2FSK, FskDemod.v模块实现2FSK的解调,采样频率25MHz,包络检波由低通滤波器完成,位同步采用数字锁相环技术,采样频率为10MHz; 经过行为仿真,位同步后能解调模块能正确还原调制模块的输入数据。
2022-02-07 09:06:40 49.31MB FPGA DDS 通信原理
1
FPGA实现ASK幅度键控调制、包络检波解调、位同步的Vivado工程,包括完整工程文件和MATLAB的仿真与设计文件; 输入比特速率1Mbps,采样频率10MHz,AskMod.v模块实现幅度键控调制,AskMod_Beamform.v模块实现基带波束成形和幅度键控,二者在顶层文件中例化一个就可以; AskDemod.v模块实现2ASK的解调,采样频率10MHz,包络检波由低通滤波器完成,位同步采用数字锁相环技术; 经过行为仿真,位同步后能解调模块能正确还原调制模块的输入数据。
2022-01-31 13:07:38 34.21MB fpga dsp 通信原理
1
基于Multism的AM包络检波
2021-12-15 20:04:11 159KB 高频电子
1