本书以Cadence Allegro SPB 17.2为基础,以具体的高速PCB为范例,详尽讲解了IBIS模型的建立、高速PCB的预布局、拓扑结构的提取、反射分析、串扰分析、时序分析、约束驱动布线、差分对设计、板级仿真、AMI生成器、仿真DDR4等信号完整性分析,以及集成直流电源分析、分析模型管理器、协同仿真、2.5D内插器封装的热分析、AMM和PDC的结合等电源完整性分析内容。
【作者】
周润景教授,中国电子学会高级会员,IEEE/EMBS会员,国家自然科学基金项目"高速数字系统的信号与电源完整性联合设计与优化”等多项、省部级科研项目负责人,主要从事模式识别与智能系统、控制工程的研究与教学工作,具有丰富的教学与科研经验。
2022-08-24 19:00:55 65.87MB
1
收藏的部分IBIS模型,此部分适用于学习 基于hyperlynx 9.0信号与电源完整性分析 整理,对前期分享的ibis做个补充
1
分享下基于HyperLynx 9.0信号与电源完整性仿真分析的附件文件。内含实例教程文件,包含理论原理、多板、HDMI、PCI-E、SATA、DDR、USB、串行通道实例仿真。
2021-03-22 18:44:29 46.7MB HyperLynx 9.0 信号与电源完整性 仿真分析
1
[基于Cadence的信号和电源完整性设计与分析][配套资料1].rar
2021-03-11 15:06:01 98.56MB cadence
1
以HyperLynx 9.0软件为基础,以具体的电路为范例,系统讲述了信号完整性和电源完整性仿真分析的全过程。本书不仅介绍了信号和电源完整性设计的基础知识,也详细介绍了HyperLynx 9.0软件的功能和使用流程 同时添加了课程练习的资料包,方便学习!
1
原教材的配套资源下载,含模型和指导资料,配套学习必有
2019-12-21 20:31:52 36.09MB 配套资源 仿真模型
1
本书主要介绍信号完整性和电源完整性的基础理论和设计方法,并结合实例,详细介绍了如何在ANSYS仿真平台完成相关仿真并分析结果。同时,在常见的数字信号高速电路设计方面,本书详细介绍了高速并行总线DDR3和高速串行总线PCIE、SFP+传输的特点,以及运用ANSYS仿真平台的分析流程和方法。本书特点是理论和实例相结合,并且基于ANSYS 15.0的SIWave、HFSS、Designer仿真平台,使读者可以在软件的实际操作过程中,理解高速电路设计理念,同时熟悉仿真工具和分析流程,发现相关的问题并运用类似的设计、仿真方法去解决
2019-12-21 19:52:20 38.79MB 信号和电源完
1
本书以HyperLynx 9.0软件为基础,以具体的电路为范例,系统讲述了信号完整性和电源完整性仿真分析的全过程。本书不仅介绍了信号和电源完整性设计的基础知识,也详细介绍了HyperLynx 9.0软件的功能和使用流程。为了使读者对高速电路设计有更清晰的认识,本书还以理论与实践相结合的方式,对HDMI、PCI-E、DDR等设计电路布线前、后的仿真进行了详细介绍
2019-12-21 19:52:19 67.45MB HyperL
1