一个很简单的cpu 设计 vhdl 语言写的 ,一个老外写的,注释很完整,可用于系统结构和计算机组成原理课程设计
2022-12-28 21:51:39 89KB cpu设计 vhdl 课程设计
1
脉搏计 VHDL 设计用十五秒测六十秒的脉搏脉搏计 VHDL 设计用十五秒测六十秒的脉搏
2022-06-20 20:35:30 382KB 脉搏计 VHDL
1
EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序EDA Verilog VHDL 课程设计 程序
2022-05-11 06:47:10 1.22MB EDA Verilog VHDL 课程设计
1
选题一 五人多数表决器 五人多数表决逻辑:多数通过;在主持人控制下,10秒内表决有效;用数码管显示表决10秒倒计时;表决结束后用发光二极管及数码管显示表决结果,数码管显示结果形式:通过,不通过;设主持人控制键,复位键:控制键:启动表决
2022-01-17 13:15:56 684KB VHDL课程设计
1
hdl闹钟设计 实现定时 显示 闹铃等功能,与实际时钟类似
2021-11-06 15:10:37 2.89MB clock 闹钟 定时 闪烁
1
脉搏计 出租车计价 交通灯 电梯控制
2021-11-06 14:59:43 382KB VHDL课程设计报告
1
vhdl课程设计密码锁 vhdl课程设计密码锁
2021-10-12 21:34:08 44KB vhdl课程设计密码锁
1
课程设计 基于FPGA的交通灯源代码 用VHDL编写的程序,可实现的功能有:南北方向是主干道车到,东西方向是支干道车道,要求两条交叉道路上的车辆 交替运行,主干道每次通行时间为 30 秒,支干道每次通行时间为 20 秒,时间可设 置修改。在绿灯转为红灯时,要求黄灯先亮 5 秒钟,才能变换运行车道。还具有复位、紧急等功能。
2021-10-03 15:35:34 1.29MB FPGA VHDL 课程设计 汽车尾灯
1
基于VHDL的简单CPU的设计与实现, 基于VHDL的简单CPU的设计与实现, 基于VHDL的简单CPU的设计与实现, 基于VHDL的简单CPU的设计与实现, 基于VHDL的简单CPU的设计与实现, 基于VHDL的简单CPU的设计与实现, 基于VHDL的简单CPU的设计与实现,基于VHDL的简单CPU的设计与实现
2021-06-27 17:05:08 791KB VHDL 课程设计
1
vhdl 课程设计本课程设计根据计算机中状态机原理,采用EDA技术设计了简易的汽车尾灯控制器。系统设计采用自顶向下的设计方法,顶层设计采用原理图设计方式,它由时钟分频模块、汽车尾灯主控模块,左边灯控制模块和右边灯控制模块四部分组成。系统实现采用硬件描述语言VHDL把系统电路按模块化方式进行设计,然后进行编译、时序仿真等。本文详细地介绍了整个设计流程。
2021-06-19 17:15:47 1.17MB vhdl
1