一个秒和时间互相转换的模板,可以简单修改变量直接使用! 文件中包含VScode配置C环境文件,需根据自己电脑进行更改。更改方法参考:https://blog.csdn.net/studyingdda/article/details/126184241?spm=1001.2014.3001.5502
2024-04-09 10:37:00 23KB
1
控制方法的C语言实现目录: 第一章 数学模型 1.1 时域与复域 1.2 基本数学工具 1.3 典型环节的微分方程、传递函数及C语言实现方法 1.4 系统辨识方法建立系统模型 第二章 PID控制及其C语言实现 2.1 基本PID控制原理及实现 2.2 积分分离PID控制实现 2.3 抗积分饱和PID控制实现 2.4 变积分PID控制实现 2.5 不完全微分PID控制实现 2.6 其他PID控制实现 第三章 工业常用智能算法及其C语言实现 3.1 专家系统及其C语言实现 3.2 模糊逻辑及其C语言实现 3.3 神经网络及其C语言实现 3.4 遗传算法及其C语言实现 3.5 人工智能与PID 第四章 实例设计之电源仿真软件 4.1 电源控制系统模型 4.2 选择控制方法 4.3 实现与仿真 最后欢迎大家积极点赞和评论,博主会定期回复!
2024-04-03 11:03:37 979KB
1
信号系统的课程设计,包含源代码,matlab的仿真,分析等。希望对大家有帮助
2024-04-02 17:06:24 1.2MB FFT
1
这是一个可以识别DTMF信号的识别的程序。能够输出想要DTMF的输出强度
2024-03-05 16:50:42 11KB dtmf
1
使用verilog语言,通过FPGA控制AT24C02C EEPROM,硬件上需要注意,根据硬件连接芯片的A2 A1 A0 电平,编写Device Address字节内容,本设计使用的是A2=0,A1=0,A0=1; 由两个小模块和一个顶层模块组成: iic.v 是iic通讯子模块,可以实现特定地址的读写功能。一次读写一个字节。 iic_ctrl.v 是上层的应用子模块,主要是使用vio控制8个字节接口,使能后配置写入到编辑好的8个地址中。(地址可以在模块里修改 范围为0xx0~0xFF,共256byte)上电时rst_置1后,从eeprom中读取这8个字节的数据。用于配置一些其他功能模块之类。可以根据使用情景自行修改。可以自己加ila看一下相关的时序控制。 TOP.v是顶层模块,外接线路只有rst复位,sys_clk系统时钟,I2C_SDA 数据线iic的,I2C_SCL 时钟线iic的。自己生成工程的时候记得添加vio作为控制输入看一下。 祝开发顺利~稍后会简单整理一下开发心得,调试过程中的注意事项。
2024-02-23 21:36:19 6KB 编程语言 fpga开发
1
请输入笛卡尔积的个数:4 请输入第1个笛卡尔积的元素,中间用;分隔开 1;2;3 请输入第2个笛卡尔积的元素,中间用;分隔开 a;b 请输入第3个笛卡尔积的元素,中间用;分隔开 A;B;C;D 请输入第4个笛卡尔积的元素,中间用;分隔开 !;@ 笛卡尔积为: 1;a 1;b 2;a 2;b 3;a 3;b 1;a;A 1;a;B 1;a;C 1;a;D 1;b;A 1;b;B 1;b;C 1;b;D 2;a;A 2;a;B 2;a;C 2;a;D 2;b;A 2;b;B 2;b;C 2;b;D 3;a;A 3;a;B 3;a;C 3;a;D 3;b;A 3;b;B 3;b;C 3;b;D 1;a;A;! 1;a;A;@ 1;a;B;! 1;a;B;@ 1;a;C;! 1;a;C;@ 1;a;D;! 1;a;D;@ 1;b;A;! 1;b;A;@ 1;b;B;! 1;b;B;@ 1;b;C;! 1;b;C;@ 1;b;D;! 1;b;D;@ 2;a;A;! 2;a;A;@ 2;a;B;! 2;a;B;@ 2;a;C;! 2;a;C;@ 2;a;D;! 2;a;D;@ 2;b;A;! 2;b;A;@ 2;b;B;! 2;b;B;@ 2;b;C;! 2;b;C;@ 2;b;D;! 2;b;D;@ 3;a;A;! 3;a;A;@ 3;a;B;! 3;a;B;@ 3;a;C;! 3;a;C;@ 3;a;D;! 3;a;D;@ 3;b;A;! 3;b;A;@ 3;b;B;! 3;b;B;@ 3;b;C;! 3;b;C;@ 3;b;D;! 3;b;D;@
2024-01-30 13:58:08 26KB
1
数据库一般由B+树实现,B+树又是由B树演化来的。学习B树可以帮助理解数据库的数据结构,包括数据库索引。项目由VS2015创建,已经测试通过,代码参考了算法导论。大家共同学习进步!
2024-01-30 13:57:44 89KB b树
1
卡尔曼滤波算法C语言实现
2024-01-24 17:51:14 100KB 卡尔曼滤波
1
,已通过仿真验证,结果正确。
2024-01-17 10:31:47 78KB AES rijndael verilog
1
viterbi 译码器 c 语言实现 希望大家参考使用
2024-01-15 14:25:56 46KB c语言实现
1