基于实现超声成像的目的,采用了模块化的设计以及高集成度的芯片AD9273和HV7350,完成了64通道超声相控阵检测系统的硬件设计;利用Artix-7中的SelectIO资源,在FPGA内实现了300M,DDR,串行LVDS的AD9273采样输出的串并转换;利用FPGA的逻辑资源实现了数字正交包络检波算法,完成了接收波束成形,提高了系统的检测分辨率;利用USB2.0接口完成系统的配置和数据传输,实现了每秒50帧的成像速率,保证了系统成像的实时性。
2021-06-22 18:58:20 1.34MB 超声相控阵; 系统研制; ISERDES; FPGA
1