Nios II处理器中文参考手册,soc系统设计基础与提高的好资料。
2023-02-08 19:01:57 253KB Nios II FPGA SOC
1
RFSoC QPSK收发器 该存储库仅与和兼容。 介绍 此存储库包含构建和运行RFSoC QPSK演示器所需的所有文件,该文件已在中发布,并在2018年的和会议上进行了介绍。该设计是完整的QPSK收发器,用于发送和接收随机生成的脉冲信号。具有完整载波和定时同步功能的整形符号。 用于可视化RFSoC数据转换器的DAC和ADC端的数据,以及可视化整个发送和接收信号路径中的各个DSP阶段。 快速开始 请按照以下说明在开发板上安装QPSK演示器。 您将需要让您的董事会访问互联网。 使用包含新的PYNQ v2.6映像的SD卡为RFSoC2x2或ZCU111开发板上电。 通过打开浏览器(最好是Chrome)并连接到http://:9090/lab来导航到Jupyter Labs。 我们需要在Jupyter Lab中打开一个终端。 首先,打开启动器窗口,如下图所
2022-05-16 16:05:18 15.14MB sdr pynq pynq-hardware-overlay fpga-soc
1
极其难得的京微雅格FPGA原厂开发板资料, 内含FPGA代码, C代码,程序说明等
2022-05-11 19:18:52 3.14MB FPGA SOC CME
1
u-dma-buf(用户空间可映射DMA缓冲区) 概述 u-dma-buf的介绍 u-dma-buf是Linux设备驱动程序,用于在内核空间中分配连续的内存块作为DMA缓冲区,并使它们在用户空间中可用。 当用户应用程序使用UIO(用户空间I / O)在用户空间中实现设备驱动程序时,打算将这些存储块用作DMA缓冲区。 通过打开设备文件(例如/ dev / udmabuf0)并映射到用户存储空间,或使用read()/ write()函数,可以从用户空间访问u-dma-buf分配的DMA缓冲区。 打开设备文件时,可以通过设置O_SYNC标志来禁用分配的DMA缓冲区的CPU缓存。 在保持启用CPU缓存的同时,还可以刷新或使CPU缓存无效。 u-dma-buf分配的DMA缓冲区的物理地址可以通过读取/sys/class/u-dma-buf/udmabuf0/phys_addr 。 加载设备驱
1
ALTERA Cyclone V SOC芯片型号命名手册,FPGA-SOC芯片的命名规则。 altera soc
2022-03-26 00:06:30 357KB FPGA SOC ALTERA SOC
1
《PCI+EXPRESS体系结构导读》——王齐.zip
2021-12-08 13:06:42 65.47MB 通信互联网 FPGA/SOC
《轻松实现高速串行IO-FPGA设计应用指南》.zip
2021-12-08 13:06:41 3.74MB 通信互联网 FPGA/SOC
SystemVerilog数字系统设计_12848067.zip
2021-12-08 09:07:26 59.88MB FPGA/SOC
本书主要介绍Altera公司的软核CPU——Nios和采用该CPU进行嵌入式系统设计的流程与方法。并以此为着眼点,介绍Altera的片上可编程系统SOPC的设计原理与实践技术,引领读者在低投入的情况下,较快地进入片上系统SOC的殿堂。 本书以Altera公司的技术资料为蓝本,由浅入深地阐述了Nios软核处理器的CPU结构、总线传输模式以及相关外设。同时也简要说明了软件的开发过程。既可作为学习Nios处理器的入门指导书,也可作为设计参考手册。 本书附录中刊载了Altera 2003年Nios嵌入式软核心处理器设计大赛中中国大陆赛区和中国台湾赛区的全部获奖者撰写的,读者可以从中获得有益的启示。 本书附带一张光盘,包含了Altera提供的2004年新版QuartusII 4.0软件和Nios处理器的开发包,读者可以藉此开始SOPC的旅程。 本书可供电子和通信等领域从事硬件设计和系统开发的工程技术人员和教师阅读参考,也可以作为相关专业研究生和高年级本科生的教材。
2021-11-20 14:12:35 20.99MB FPGA SOC NIOS SOPC
1
NIOS II开发指南,基础
2021-11-19 09:01:31 12.89MB NIOS FPGA SOC SOPC
1