引言   大多数现代高性能ADC使用差分输入抑制共模噪声和干扰。由于采用了平衡的信号处理方式,这种方法能将动态范围提高2倍,进而改善系统总体性能。虽然差分输入型ADC也能接受单端输入信号,但只有在输入差分信号时才能获得ADC性能。ADC驱动器专门设计用于提供这种差分信号的电路——可以完成许多重要的功能,包括幅度调整、单端到差分转换、缓冲、共模偏置调整和滤波等。自从推出AD8138,1以后,差分ADC驱动器已经成为数据采集系统中不可或缺的信号调理元件。 图1:差分放大器。   图1是一种基本的完全差分电压反馈型ADC驱动器。这个图与传统运放的反馈电路有两点区别:差分ADC驱动器有一个额
1
SATA高速差分信号设计规则
2021-12-07 09:47:57 100KB 高速差分信号
1
ADI 出品,必属精品
2021-11-29 12:02:43 3.07MB 高速差分信号ADC
1
作为应用工程师,我们经常遇到各种有关差分输入型高速模数转换器(ADC)的驱动问题。事实上,选择正确的ADC驱动器 和配置极具挑战性。为了使鲁棒性ADC电路设计多少容易些,我们汇编了一套通用“路障”及解决方案。本文假设实际驱动ADC的电路——也被称为ADC驱动 器或差分放大器——能够处理高速信号。
2021-10-28 00:50:00 160KB 差分放大器 高速信号 ADC 文章
1
FPGA中的差分管脚 为了适用于高速通讯的场合,现在的FPGA都提供了数目众多的LVDS接口。如Spartan-3E系列FPGA提供了下列差分标准: LVDS Bus LVDS mini-LVDS RSDS Differential HSTL (1.8V, Types I and III) Differential SSTL (2.5V and 1.8V, Type I) 2.5V LVPECL inputs
2021-10-22 23:12:53 746KB FPGA LVDS 高速差分 传输
1
行业分类-电信-高速差分信号线过孔自动检查系统及方法.rar
本文介绍了高速差分过孔之间的串联分析
2021-07-07 14:55:27 50KB 差分过孔 串扰分析 仿真 文章
1
基于FPGA的LVDS高速差分接口应用.pdf
2021-04-12 11:07:21 191KB FPGALVDS
1