通过对TCDl50lD输出图像信号特征的简要分析,分别阐述了内、外2种除噪方法,并给出了相应的时序,再利用Quartus II 7.2软件平台对TCDl501D CCD驱动时序及AD9826的采样时序进行了设计及结果仿真,使CCD的驱动变得简单且易于处理,这是传统逻辑电路无法比拟的,对其他CCD时序驱动及后续处理提供了一定的参考价值。
2022-05-17 15:58:50 354KB FPGA 线阵CCD 驱动时序电路 除噪
1
针对电荷耦合器件CCD在进行图像扫描时需要稳定的外部驱动电路支持才能工作,本文介绍了利用Verilog HDL(硬件描述语言)编写TCD1501D型号线阵CCD驱动时序的实现方法,并对工作时序做了分析,还详细介绍了用Verilog HDL完成驱动时序的源代码,最后利用Modelsim进行仿真验证。
2021-11-12 09:58:47 505KB FPGACCD
1