本设计介绍的是基于BSS138实现4通道I2C电平移位器PCB工程文件,见附件下载其PCB工程文件。电路城在之前介绍一款基于TXB0108-8通道双向逻辑电平转换器设计(链接:https://www.cirmall.com/circuit/7421/detail?3)。然而,不支持I2C通信,需要借助上拉系统来传输数据。该BSS138-4通道I2C电平移位器将恩智浦应用笔记之后的双向TXB0108的易用性与I2C兼容的FET设计相结合。BSS138实现4通道I2C电平移位器电路 PCB截图: 说明: 该BSS138实现的4通道I2C电平移位器有4个BSS138 FET,10K上拉电阻。它的低端工作在1.8V,高端高达10V。与使用TXB0108或74LVC245相比,I2C数据传输接口比使用TXB0108或74LVC245要慢一些,所以如果需要高速传输,我们建议您检查这些接口。
2023-03-08 16:58:46 769KB txb0108 bss138 电路方案
1
实现桶形移位器组合逻辑,要实现的功能如下: 输入为32位二进制向量,根据方向和位移值输出循环移位后的32位结果。例如: 输入向量00011000101000000000000000000000,方向左,位移值10,输出向量10000000000000000000000001100010; 输入向量00000000111111110000000000000011,方向右,位移植20,输出向量11110000000000000011000000001111. 顶层模块名为bsh_32,输入输出功能定义: 名称 方向 位宽 描述 data_in I 32 输入数据 dir I 1 位移方向 0:循环左移 1:循环右移 sh I 5 位移值,取值0~31 data_out O 32 输出数据 设计要求: Verilog实现代码可综合,逻辑延迟越小越好,给出综合以及仿真结果。
2022-06-20 19:00:50 2KB 桶形移位器组合逻辑 verilog
1
关于桶型移位器自己参考网上和书本写的,希望给大家带来帮助,代码内由备注
2022-04-06 01:43:16 7.28MB fpga开发
1
开放式CPU设计 实验程序 运算器部件实验:移位器 所有程序均编译测试通过 请放心下载
2021-04-17 21:58:35 218KB 开放式CPU设计 实验程序 移位器
1
Verilog HDL比较器与移位器设计,Vivado仿真工程
2021-03-09 13:06:57 105KB FPGA VerilogHDL 比较器 移位器
数字逻辑基础与Verilog设计
2021-01-31 14:02:51 407KB verilog 桶型移位器
1
桶形移位器,8位,16位,32位,含ARM桶形移位器。南大计算机系计算机组成原理实验-Barrel shifter, 8, 16, 32, including the ARM barrel shifter. NJU Department of Computer Science Experimental Computer System
2019-12-21 22:11:24 1.65MB 桶形移位器 ARM
1
本程序主要是面向VHDL语言的初学者,本程序包括算术移位、逻辑移位、循环移位。不是很完美,请多多指教!!
2019-12-21 22:07:05 210KB VHDL 移位器
1
文件中上方的ABCDEFGH即为桶形移位器的输入码,原始码,下面的S0 S1 S2是用来选择移位的位数的,向右移位,亲测有效。
2019-12-21 20:47:53 425KB Multsim
1
用vhdl编写的移位器,实现了算术左移何右移,逻辑左移和右移,循环左移和右移。
2019-12-21 19:51:22 548B vhdl
1