基于FPGA通用异步收发器UART设计 UART模块与串口助手正常通信 OLED 屏幕显示发送和接收数据及波特率 使用Quartus II 11.0 软件程序编写 modelsim仿真软件进行时序仿真 Verilog 语言
2022-02-17 15:04:09 20.59MB fpga开发 OLED Quartus verilog
通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种支持短距离传输的串行通信接口,在微机和外设之间的数据交换。常常用于短距离、低速、低成本的通信中。8250、8251、NS16450等芯片都是常见的UART器件。随着半导体技术的革命性进步,数百万的晶体管被集成到电上系统来实现,不仅能使整个系统更为灵活、紧凑、减小整个电路的体积,而且提高了系统的可靠性和稳定性。 本设计采用采用自顶向下(Top_Down)的设计方法,使用Verilog_HDL语言,利用QUARTUSⅡ仿真工具,进行了模块化设计,在设计过程中主要设计了接收、发送等模块,实现了FPGA片上UART的设计。并且通过与实验装置间的数据通信对系统的功能进行了验证。各项数据结果表明,本课题所设计的UART满足预期设计目标,并且本设计方法可推广到类似的电子器件设计中。
2021-11-11 17:01:23 3.7MB 异步收发器
1
UART(Universal Asynchronous Receiver Transmitter通用异步收发器)是一种应用广泛的短距离串行传输接口。常常用于短距离、低速、低成本的通讯中。8250、8251、NS16450等芯片都是常见的UART器件。基本的UART通信只需要两条信号线(RXD、TXD)就可以完成数据的相互通信,接收与发送是全双工形式。TXD是UART发送端,为输出;RXD是UART接收端,为输入。   UART的基本特点是:(1)在信号线上共有两种状态,可分别用逻辑1(高电平)和逻辑0(低电平)来区分。在发送器空闲时,数据线应该保持在逻辑高电平状态。(2)起始位(Start
1
基于FPGA的通用异步收发器的设计.pdf
2021-07-13 18:08:51 344KB FPGA 硬件技术 硬件开发 参考文献
FPGA通用异步收发器设计 uartFPGA通用异步收发器设计 uartFPGA通用异步收发器设计 uartFPGA通用异步收发器设计 uart
2021-07-09 10:53:37 188KB FPGA通用异步收发器设计 uart
1
采用Verilog HDL语言作为硬件功能的描述,运用模块化设计方法分别设计了通用异步收发器(UART)的发送模块、接收模块和波特率发生器,并结合现场可编程门阵列(FPGA)的特点,实现了一个可移植的UART模块。该设计不仅实现了串行异步通信的主要功能,而且电路简单,工作稳定、可靠,可以将其灵活地嵌入到各个通信系统中。
2021-06-30 10:53:26 326KB 开发工具
1
自己写的代码,已亲测,比较简单,适合初学者
2021-05-12 21:09:53 2.39MB FPGA Vhdl
1
介绍了芯片STM32F103基于通用同步/异步收发器和LabVIEW基于虚拟仪器软件架构的串口配置过程,对设计中的关键程序进行了重点分析,并通过硬件平台验证了方法的可行性。最终实现了基于RS232协议的ARM芯片STM32与LabVIEW的串行通讯。
1