计算机组成原理 双端口存储器实验 实验报告

上传者: 45917137 | 上传时间: 2022-09-16 19:05:02 | 文件大小: 8.51MB | 文件类型: DOC
一、实验目的: 1、了解双端口静态存储器IDT7132的工作特性及其使用方法; 2、了解半导体存储器怎样存储和读取数据; 3、了解双端口存储器怎样并行读写; 4、熟悉TEC-8模型计算机中存储器部分的数据通路。 二、实验仪器设备及实验环境: 1、TEC-8实验系统 2、逻辑测试笔 3、实验环境:组成原理实验室 三、本实验所需信号 双端口存储器实验电路图 名称 功能说明 SBUS =1时,数据开关SD7~SD0的数送数据总线DBUS MBUS =1时,将双端口RAM的左端口数据送到数据总线DBUS LAR =1时,在T3的上升沿,将数据总线DBUS上的D7~D0写入地址寄存器AR LPC 当它为1时,在T3的上升沿,将数据总线DBUS上的D7~D0写入程序计数器PC MEMW =1时,在T2为1期间将数据总线DBUS上的D7~D0写入双端口RAM写入的存储器单元有AR7~AR0指定 ARINC =1时,在T3的上升沿,AR加1 PCINC =1时,在T3的上升沿,PC加1 四、微程序控制方式下实验步骤设计: 1、微程序控制方式下,由控制器

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明