ARMTDMI复位时序图-ARM片上总线和ARM7TDMI核

上传者: 42203424 | 上传时间: 2021-11-29 11:00:11 | 文件大小: 1.17MB | 文件类型: -
ARM7TDMI复位时序图 与加电复位相关的主要控制信号 nMREQ(not memory request) 在接下来的周期,当处理器请求存储器访问时,它为低。 SEQ(quential address) 当下一个存储器周期的地址与上一次存储器访问的地址紧密相关时,SEQ为高。在ARM状态,新地址可以是相同的字或下一个。在Thumb状态,新地址可以是相同的半字或下一个。与低位地址线配合,它可用于指示下一个周期可使用快速存储器模式(例如DRAM页模式),或用于旁路地址转换系统。 nEXEC(not executed) 因为指令没有通过条件码测试,所以,当指令在执行单元没有被执行时,它为高。

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明