Xilinx FPGA Xilinx Virtex6 ML605开发板原理图+candence PCB.brd-电路方案

上传者: 38707356 | 上传时间: 2021-10-08 17:00:56 | 文件大小: 7.7MB | 文件类型: -
Virtex:registered:-6 FPGA ML605 评估套件为那些需要高性能、串行连接功能和高级存储器接口的系统设计提供了开发环境。ML605 得到了预验证的参考设计和行业标准 FPGA 夹层连接器(FMC)的支持,能够利用子卡实现升级和定制。集成式工具有助于简化符合复杂设计要求的解决方案的创建。 配置 板上配置电路(USB 到 JTAG) 16MB Platform Flash XL 32MB 并行(BPI)Flash 带有 2GB Compact FLASH(CF)卡的 System ACE CF 通信与网络 10/100/1000 三速以太网(GMII、RGMII、SGMII、MII) SFP 收发器连接器 带有4个 SMA 连接器的 GTX 端口(TX、RX) USB 到 UART 桥 USB 主端口和 USB 外设端口 PCI Express x8 边缘连接器(利用 Virtex-6 LX240T-1 芯片,卡支持高达 x4 Gen2) 存储器 DDR3 SO-DIMM(512 MB) BPI 线性 Flash(32 MB)(还可用于配置) IIC EEPROM(8 Kb) 时钟技术 200 MHz 振荡器(差分) 66 MHz 插座振荡器(单端) 用于外部时钟(差分)的 SMA 连接器 带有2个 SMA 连接器的 GTX 参考时钟端口 输入/输出和扩展端口 16x2 LCD 字符显示器 DVI 输出 系统监视器 用户按钮(5)、DIP 开关(13)、LED(13) 带有2个 SMA 连接器的用户 GPIO 2个 FMC 扩展端口 高引脚数(HPC) 8个 GTX 收发器 160个 SelectIO 低引脚数(LPC) 1个 GTX 收发器 68个 SelectIO 功耗 12V 插墙式适配器或 ATX 2.5V、1.5V、1.2V 和 1.0V 电源的电压和电流测量功能

文件下载

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明