CMOS锁相环和延迟锁相设计与研究(北大硕士论文).

上传者: robertqi | 上传时间: 2021-10-22 22:02:56 | 文件大小: 1.76MB | 文件类型: -
锁相环作为现代时钟电路的重要组成部分,已经成为超大规模集成电路中必不可少的一个模块,几乎所有的数字集成电路中都采用锁相时钟产生电路来提供片内高速时钟。随着SoC技术的出现,作为IP建库的重要内容,对锁相环电路的研究和设计也具有了更加重要的意义。 本文首先简要介绍了锁相技术的历史和发展,及其现状与研究方向。第二章中对锁相环的原理和各种特性进行了详细的介绍,主要包括相位/频率响应、稳定性和噪声特性等方面的分析。第三章给出了各种典型的锁相环子模块电路和系统结构,重点介绍了鉴频鉴相器、电荷泵和压控振荡器这三个主要模块。第四章中,提出了几种新型锁相环子模块电路结构,包括改进的双边鉴频鉴相器、新型电流型压控振荡器和新型延迟锁环频率合成电路,同时分别对它们的性能进行了分析,并将之与典型电路结构加以比较。最后,对整个锁相环的设计和研究进行了总结。 本文设计的锁相频率合成器采用上海贝岭1.2μm CMOS工艺实现,完成了全部电路的设计、仿真及版图的设计,并通过了版图提取和后仿真。 关键词:锁相环、时钟产生、频率合成、鉴频鉴相器、电荷泵、压控振荡器、相位噪声、延迟锁环

文件下载

评论信息

  • waxush :
    很不错的论文值得一看
    2015-04-12
  • kechaoli :
    很不错的论文
    2013-11-27
  • wbd070411209 :
    看了一部分,看论文收效还是蛮快的
    2012-08-04

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明